Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/10320
Title: Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.
Other Titles: Integrated circuit for non-homogeneous background extraction of dynamic images in real time.
???metadata.dc.creator???: PRINTES, André Luiz.
???metadata.dc.contributor.advisor1???: MELCHER, Elmar Uwe Kurt.
FREIRE, Raimundo Carlos Silvério.
???metadata.dc.contributor.referee1???: CARVALHO, João Marques de.
???metadata.dc.contributor.referee2???: OLIVEIRA, Amauri.
Keywords: Circuitos integrados;ASIC;Processamento de Imagem - Segmentação;Extração de Objetos - Algoritmo;Hardware Reconfigurável - Sistema;Plataforma GP1P-01 (General Purpose Image Processor);Integrated Circuits;Image Processing - Segmentation;Object Extraction - Algorithm;Reconfigurable Hardware - System;Platform GP1P-01 (General Purpose Image Processor)
Issue Date: 2-Dec-2002
Publisher: Universidade Federal de Campina Grande
Citation: PRINTES, André Luiz. Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real. 2002. 102f. (Dissertação de Mestrado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba Brasil, 2002.
???metadata.dc.description.resumo???: Este trabalho descreve a implementação de parte de um sistema voltado a extração de objeto em imagens com fundo estático e não homogêneo em tempo real, capaz de suportar pequenas variações globais e locais de luminosidade. O sistema descrito, propõe uma implementação em hardware reconfigurável de um algoritmo para extração de objetos, que foi adaptado objetivando permitir uma implementação em hardware, com baixo custo e operação em tempo real, visando as aplicações do mercado de entretenimento. São apresentados resultados de simulações que validam a funcionalidade do algoritmo para as aplicações em questão. Neste trabalho também e apresentada a plataforma GP1P-01 (General Purpose Image Processor), concebida e implementada com o objetivo de atender aos requisitos mínimos de um sistema embarcado de prototipagem para aplicações em processamento de imagens em tempo real, necessário para o desenvolvimento do sistema proposto.
Abstract: This thesis describes the implementation of part of a system, aimed at making the extraction of objects from images with static and non-homogeneous backgrounds in real time, capable of tolerating slight global and local brightness variations. This system proposes a re-configurable hardware implementation of a background subtraction algorithm, which was adapted in order to allow a low cost hardware implementation, and real time operation, to render it suitable for applications in the entertainment industry. Simulation results are presented, which validate the algorithm functionality for such applications. A GPEP-01 (General Purpose Image Processor) platform is also presented. This platform has been designed and implemented to achieve the minimum requirements of a prototyping embedded system for real time image processing applications, needed for development of the proposed system.
Keywords: Circuitos integrados
ASIC
Processamento de Imagem - Segmentação
Extração de Objetos - Algoritmo
Hardware Reconfigurável - Sistema
Plataforma GP1P-01 (General Purpose Image Processor)
Integrated Circuits
Image Processing - Segmentation
Object Extraction - Algorithm
Reconfigurable Hardware - System
Platform GP1P-01 (General Purpose Image Processor)
???metadata.dc.subject.cnpq???: Engenharia Elétrica
URI: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/10320
Appears in Collections:Mestrado em Engenharia Elétrica.

Files in This Item:
File Description SizeFormat 
ANDRÉ LUIZ PRINTES - DISSERTAÇÃO PPGEE 2002.pdfAndré Luiz Printes - Dissertação PPGEE 20025.86 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.