Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/11205
Title: Projeto de um ASIC para extração de vértices de imagens em tempo real.
Other Titles: Design of an ASIC to extract vertices from images in real time.
???metadata.dc.creator???: VILLAR, Yuri de Mello.
???metadata.dc.contributor.advisor1???: MELCHER, Elmar Uwe Kurt.
???metadata.dc.contributor.referee1???: CORTEZ, Paulo César.
???metadata.dc.contributor.referee2???: CARVALHO, João Marques de.
Issue Date: 12-Dec-1997
Publisher: Universidade Federal de Campina Grande
Citation: VILLAR, Yuri de Mello. Projeto de um ASIC para extração de vértices de imagens em tempo real. 83f. (Dissertação de Mestrado em Engenharia Elétrica), Curso de Pós-Graduação em Engenharia Elétrica, Centro de Ciências e Tecnologia, Universidade Federal da Paraíba – Campus II - Campina Grande - PB - Brasil, 1997.
???metadata.dc.description.resumo???: A modelagem poligonal e uma ferramenta utilizada no processamento digital de imagens que, a partir dos vértices extraídos dos objetos de uma cena, fornece modelos que serão aplicados em tarefas como reconhecimento automático e compressão de video. A partir do desenvolvimento de uma arquitetura paralela, com integração em VLSI, um algoritmo data-flow é implementado, de modo a extrair os vértices de contornos pré-processados e obter seus respectivos modelos poligonais. O algoritmo e baseado na transformada de Hough e detecta quando uma janela 8 x 8 de uma imagem contem ou não um vértice. 0 resultados de simulações da arquitetura produzida mostram que os modelos poligonais podem ser gerados a altas taxas de processamento o que a torna ideal para aplicações em tempo real.
Abstract: Polygonal modelling is a method used in digital image processing for object segmentation. Based on vertices extracted from a scene i t produces models that can be applied in visual recognition tasks and in video compression. A data-flow algorithm for vertex extraction from pre-processed contour images was implemented in a VLSI circuit in order to obtain polygonal models. The algorithm is based on Hough Transform and detects i f an 8x8 image window contains e vertex or not. Simulation results of the proposed arquitecture show that the polygonal models can be produced at high processing rate, turning the circuit ideal for real time aplications.
URI: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/11205
Appears in Collections:Mestrado em Engenharia Elétrica.

Files in This Item:
File Description SizeFormat 
YURI DE MELLO VILLAR - DISSERTAÇÃO PPGEE 1997.pdfYuri de Mello Villar - Dissertação PPGEE 1997. 2.63 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.