Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/11205
Full metadata record
DC FieldValueLanguage
dc.creator.IDVILLAR, Y. M.pt_BR
dc.contributor.advisor1MELCHER, Elmar Uwe Kurt.-
dc.contributor.advisor1IDMELCHER, E. U. K.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/2995510206880397pt_BR
dc.contributor.referee1CORTEZ, Paulo César.-
dc.contributor.referee2CARVALHO, João Marques de.-
dc.description.resumoA modelagem poligonal e uma ferramenta utilizada no processamento digital de imagens que, a partir dos vértices extraídos dos objetos de uma cena, fornece modelos que serão aplicados em tarefas como reconhecimento automático e compressão de video. A partir do desenvolvimento de uma arquitetura paralela, com integração em VLSI, um algoritmo data-flow é implementado, de modo a extrair os vértices de contornos pré-processados e obter seus respectivos modelos poligonais. O algoritmo e baseado na transformada de Hough e detecta quando uma janela 8 x 8 de uma imagem contem ou não um vértice. 0 resultados de simulações da arquitetura produzida mostram que os modelos poligonais podem ser gerados a altas taxas de processamento o que a torna ideal para aplicações em tempo real.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.programPÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICApt_BR
dc.publisher.initialsUFCGpt_BR
dc.titleProjeto de um ASIC para extração de vértices de imagens em tempo real.pt_BR
dc.date.issued1997-12-12-
dc.description.abstractPolygonal modelling is a method used in digital image processing for object segmentation. Based on vertices extracted from a scene i t produces models that can be applied in visual recognition tasks and in video compression. A data-flow algorithm for vertex extraction from pre-processed contour images was implemented in a VLSI circuit in order to obtain polygonal models. The algorithm is based on Hough Transform and detects i f an 8x8 image window contains e vertex or not. Simulation results of the proposed arquitecture show that the polygonal models can be produced at high processing rate, turning the circuit ideal for real time aplications.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/11205-
dc.date.accessioned2020-01-24T15:47:16Z-
dc.date.available2020-01-24-
dc.date.available2020-01-24T15:47:16Z-
dc.typeDissertaçãopt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorVILLAR, Yuri de Mello.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeDesign of an ASIC to extract vertices from images in real time.pt_BR
dc.identifier.citationVILLAR, Yuri de Mello. Projeto de um ASIC para extração de vértices de imagens em tempo real. 83f. (Dissertação de Mestrado em Engenharia Elétrica), Curso de Pós-Graduação em Engenharia Elétrica, Centro de Ciências e Tecnologia, Universidade Federal da Paraíba – Campus II - Campina Grande - PB - Brasil, 1997.pt_BR
Appears in Collections:Mestrado em Engenharia Elétrica.

Files in This Item:
File Description SizeFormat 
YURI DE MELLO VILLAR - DISSERTAÇÃO PPGEE 1997.pdfYuri de Mello Villar - Dissertação PPGEE 19972.76 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.