Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/11211
Full metadata record
DC FieldValueLanguage
dc.creator.IDSILVA, V. P.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/9352188592417710pt_BR
dc.contributor.advisor1LIMA, Antonio Marcus Nogueira.-
dc.contributor.advisor1IDLIMA, A. M. N.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/2237395961717699pt_BR
dc.contributor.referee1BARROSO, Giovanni Cordeiro.-
dc.contributor.referee2TURNELL, Maria de Fátima Queiroz Vieira.-
dc.contributor.referee3PERKUSICH, Angelo.-
dc.description.resumoEsse trabalho trata da síntese de supervisores para sistemas a eventos discretos. A abordagem proposta utiliza a teoria de controle supervisório em conjunto com as redes de Petri. Para a realização desta síntese são utilizados algoritmos para a enumeração do espaço de estados do modelo e para obtenção das funções de habilitação das transições da rede que representa o supervisor. A rede de Petri que modela o comportamento sistema a eventos discretos inclui a informação relativa aos tempos de execução das tarefas do sistema. Para tratar os modelos temporizados e desenvolvido um algoritmo para a construção do espaço de estados do modelo e e introduzida uma nova classe de rede de Petri que e utilizada para representar o supervisor. 0 trabalho também apresenta um algoritmo para converter o supervisor sintetizado em um programa a ser executado num controlador logico programável. A utilidade da metodologia proposta e demonstrada aplicando-a na síntese de supervisores para vários exemplos típicos de sistemas de manufatura.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.programPÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICApt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica-
dc.titleUma abordagem para a síntese de supervisores de sistemas a eventos discretos a partir de modelo temporizado.pt_BR
dc.date.issued1999-08-16-
dc.description.abstractThis work deals with the synthesis of the supervisors for discrete events systems. The proposed approach combines the supervisory control theory and Petri nets. In order to achieve the supervisor synthesis an algorithm for enumerating the state space and another to determine the transition enabling functions of the Petri net that represents the discrete event system are employed. The Petri net that models the behavior of the discrete event system includes the timming of the tasks to be executed by the system. In order to take into account the timmed models an algorithm for constructing the state space of the model has been developed and a new extension of Petri net is introduced to represent the supervisor. The work also presents an algorithm to convert the supervisor issued from the synthesis procedure into a program to be executed in a programmable logic controller. The usefulness of the proposed methodology is demonstrated by its application to synthesize the supervisors for various typical manufacturing systems.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/11211-
dc.date.accessioned2020-01-24T17:50:24Z-
dc.date.available2020-01-24-
dc.date.available2020-01-24T17:50:24Z-
dc.typeDissertaçãopt_BR
dc.subjectProcessamento da Informação-
dc.subjectSíntese de Supervisores-
dc.subjectSistemas a Eventos Discretos (SED)-
dc.subjectTeoria de Controle Spervisório-
dc.subjectRedes de Petri-
dc.subjectSistemas de Manufatura-
dc.subjectInformation Processing-
dc.subjectOverview of Supervisors-
dc.subjectDiscrete Event Systems (SED)-
dc.subjectSupervisory Control Theory-
dc.subjectPetri Nets-
dc.subjectManufacturing Systems-
dc.rightsAcesso Abertopt_BR
dc.creatorSILVA, Vanderley Pereira da.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeAn approach for the synthesis of system supervisors to discrete events based on a timed model.pt_BR
dc.identifier.citationSILVA, Vanderley Pereira da. Uma abordagem para a síntese de supervisores de sistemas a eventos discretos a partir de modelo temporizado. 165f. (Dissertação) Mestrado em Engenharia Elétrica, Curso de Pós-Graduação em Engenharia Elétrica, Centro de Ciências e Tecnologia, Universidade Federal da Paraíba – Campus II - Campina Grande - Paraíba - Brasil, 1999.pt_BR
Appears in Collections:Mestrado em Engenharia Elétrica.

Files in This Item:
File Description SizeFormat 
VANDERLEY PEREIRA DA SILVA- DISSERTAÇÃO PPGEE 1999.pdfVanderley Pereira da Silva - Dissertação PPGEE 19997.47 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.