Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/118
Full metadata record
DC FieldValueLanguage
dc.creator.Latteshttp://lattes.cnpq.br/6649044900887120pt_BR
dc.contributor.advisor1MELCHER, Elmar Uwe Kurt.-
dc.contributor.referee1LIMA, José Antônio Gomes de.-
dc.contributor.referee2BRITO, Andrey Elísio Monteiro.-
dc.description.resumoHoje, uma das maiores preocupações, senão a maior, da indústria de semicondutores é o desenvolvimento de chips com baixo consumo de energia. Existem vários fenômenos físicos causadores de consumo de energia em circuitos CMOS e várias técnicas que reduzem o consumo de energia de um chip. O objetivo principal desta pesquisa de mestrado foi investigar o quanto o consumo de energia estática em circuitos CMOS pode ser reduzido por meio do emprego de aritmética bit-serial em substituição à aritmética bit-paralela. A pesquisa está focada em circuitos construídos a partir de standard cells (células padrão), com aplicação em processamento de sinais, e para os quais o principal requisito não é o alto desempenho computacional, mas o baixo consumo de energia. A metodologia foi aplicada em um estudo de caso, utilizando-se para isto, simulações com o IP core SPVR. O SPVR é um verificador de identidade vocal implementado em um circuito dedicado capaz de ter desempenho suficiente para funcionar em tempo real, mesmo empregando um sinal de clock lento. Foi constatado na pesquisa, que o uso de aritmética bit-serial, em termos de diminuição de consumo estático, é vantajoso para somadores e circuitos de pequena complexidade. Porém, para sistemas de maior complexidade, esta substituição só é vantajosa em situações específicas de grande número de operações aritméticas e baixo uso de armazenamento em registradores paralelos. No caso inverso, as vantagens se perdem, porque embora haja diminuição de consumo estático, há um crescimento muito grande de consumo dinâmico.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.programPÓS-GRADUAÇÃO EM CIÊNCIA DA COMPUTAÇÃOpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.subject.cnpqCiência da Computação.pt_BR
dc.titleUtilização de aritmética bit-serial para redução de consumo de energia.pt_BR
dc.date.issued2014-12-
dc.description.abstractToday, one of the biggest concerns, if not the largest, for the semiconductor industry is the development of chips with low power consumption. There are several physical phenomena that cause power consumption in CMOS circuits and various techniques that reduce the energy consumption of a chip. The main objective of this masters research was to investigate how the static power consumption in CMOS circuits can be reduced through the use of bit-serial arithmetic in place of bit-parallel arithmetic. The research is focused on circuits built from standard cells, with application to signal processing, and for which the main requirement is not the high computing performance, but the low power consumption. The methodology was applied in a case study, using for this, simulations with the SPVR IP core. The SPVR is a vocal identity checker implemented in a dedicated circuit able to have enough performance to run in real time, even employing a slow clock signal. It has been found in research that the use of bit-serial arithmetic, in terms of reduction of static consumption, is advantageous to adders and small circuit complexity. However, for more complex systems, this substitution is only advantageous in specific situations of large number of arithmetic operations and low storage usage in parallel registers. In the reverse case, the advantages are lost, because although there are static consumption decrease, there is a very large dynamic consumption growth.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/118-
dc.date.accessioned2017-09-13T17:59:11Z-
dc.date.available2017-09-13-
dc.date.available2017-09-13T17:59:11Z-
dc.typeDissertaçãopt_BR
dc.subjectRedução do consumo de energia.pt_BR
dc.subjectAritmética bit-serial.pt_BR
dc.subjectProcessamento digital de sinais.pt_BR
dc.subjectEngenharia elétrica.pt_BR
dc.subjectEnergia elétrica.pt_BR
dc.subjectStandart cells.pt_BR
dc.subjectIP-Core.pt_BR
dc.subjectConsumo de energia estática.pt_BR
dc.subjectCircuitos CMOS.pt_BR
dc.subjectBaixo consumo de energia.pt_BR
dc.subjectVerificador de identidade vocal.pt_BR
dc.subjectStatic power consumption.pt_BR
dc.subjectVocal identify checker.pt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorFARIA, Roberto Medeiros de.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.identifier.citationFARIA, Roberto Medeiros de. Utilização de aritmética bit-serial para redução de consumo de energia. 80 f. Dissertação de Mestrado. Orientador: Professor Dr. Elmar Uwe Kurt Melcher. Programa de Pós-graduação em Ciência da Computação. Centro de Engenharia Elétrica e Informática. Universidade Federal de Campina Grande. Campina Grande - PB, Brasil, 2014. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/118pt_BR
Appears in Collections:Mestrado em Ciência da Computação.

Files in This Item:
File Description SizeFormat 
ROBERTO MEDEIROS DE FARIA - DISSERTAÇÃO PPGCC 2014.pdfRoberto Medeiros de Faria - Dissertaçãp PPGCC 20143.39 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.