Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1461
Full metadata record
DC FieldValueLanguage
dc.creator.IDROCHA, A. K. O.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/3554121354087381pt_BR
dc.contributor.advisor1MELCHER, Elmar Uwe Kurt.-
dc.contributor.advisor1IDMELCHER, E. U. K.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/2995510206880397pt_BR
dc.contributor.referee1ARAÚJO, Joseana Macêdo Fechine Régis.-
dc.contributor.referee2QUEIROZ, José Eustáquio Rangel de.-
dc.contributor.referee3CARVALHO, João Marques de.-
dc.description.resumoA necessidade de sistemas cada vez mais complexos é uma realidade em quase todas as áreas de aplicação da eletrônica. Os avanços recentes da microeletrônica possibilitam o surgimento de soluções inovadoras para diversos problemas do mundo moderno, devido à criação, em ritmo cada vez mais acelerado, de sistemas digitais de qualidade, sendo possível integrar dezenas de milhões de transistores em um único chip, com baixo custo operacional. Esses sistemas estão em constante evolução, impulsionada pelo desenvolvimento da indústria de semicondutores. Assim, há fortes pressões de mercado para a disponibilização de novos produtos com um número cada vez maior de funcionalidades. As implementações dos circuitos eletrônicos complexos necessitam da utilização de metodologias eficientes e automatizadas, que auxiliem na diminuição das falhas de projeto, a exemplo da metodologia de verificação funcional denominada VeriSC, que fornece testbenches e utiliza a biblioteca SCV (SystemC Verification Library), mas se restringe à verificação de circuitos digitais que processam transações temporais síncronas. O trabalho desenvolvido consiste na criação de um mecanismo de implementação de transações temporais, aplicada à metodologia de verificação funcional VeriSC, tornando-a uma metodologia de verificação eficiente também para circuitos digitais capazes de processar transações temporais assíncronas.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.programPÓS-GRADUAÇÃO EM CIÊNCIA DA COMPUTAÇÃOpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqCiência da Computação.pt_BR
dc.titleDigiSeal - um estudo de caso para modelagem de transações temporais assíncronas na metodologia VeriSC.pt_BR
dc.date.issued2008-05-16-
dc.description.abstractThe necessity for more complex systems is a reality in almost all electronic application areas. Recent advances in microelectronics make possible the appearance of innovative solutions for several problems of the modern world, due to the creation in accelerated rhythm of quality digital systems, allowing the integration of tens of millions of transistors in a single chip with low operational cost. Those systems are in constant evolution promoted by the development of the semiconductors industry. Thus, there are strong pressures from the market to make new products available with an increasing number of functionalities. Implementations of complex electronic circuits must use of efficient and automated verification methodologies, which help in reducing design failures. In this context VeriSC, a functional verification methodology which provides testbenches and uses the SCV Library (SystemC Verification Library), but it is restricted to the digital circuit verification that has only synchronous time transactions. This work consists in creating a mechanism for the implementation of time transactions, applied to the VeriSC functional verification methodology, and in making it an efficient methodology for digital circuits capable of processing asynchronous time transactions.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1461-
dc.date.accessioned2018-08-15T15:44:40Z-
dc.date.available2018-08-15-
dc.date.available2018-08-15T15:44:40Z-
dc.typeDissertaçãopt_BR
dc.subjectModelagem computacionalpt_BR
dc.subjectTransações temporais assíncronaspt_BR
dc.subjectMetodologia VeriSCpt_BR
dc.subjectModelagem de transações temporaispt_BR
dc.subjectVerificação funcional - metodologiapt_BR
dc.subjectAsynchronous time transactionspt_BR
dc.subjectTime transaction modelingpt_BR
dc.subjectFunctional verification - methodologypt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorROCHA, Ana Karina de Oliveira.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeDigiSeal - a case study for modeling asynchronous temporal transactions in the VeriSC methodology.pt_BR
dc.identifier.citationROCHA, Ana Karina de Oliveira. DigiSeal - um estudo de caso para modelagem de transações temporais assíncronas na metodologia VeriSC. 2008. 115f. (Dissertação de Mestrado em Ciência da Computação) Programa de Pós-graduação em Ciência da Computação, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2008. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1461pt_BR
Appears in Collections:Mestrado em Ciência da Computação.

Files in This Item:
File Description SizeFormat 
ANA KARINA DE OLIVEIRA ROCHA - DISSERTAÇÃO PPGCC 2008..pdfAna Karina de Oliveira Rocha - Dissertação PPGCC 2008.1.22 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.