Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1504
Full metadata record
DC FieldValueLanguage
dc.creator.IDLIMA FILHO, C. M. O.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/9452863746808062pt_BR
dc.contributor.advisor1FREIRE, Raimundo Carlos Silvério.-
dc.contributor.advisor1ASSIS, Francisco Marcos de.-
dc.contributor.advisor1IDFREIRE, R. C. S.pt_BR
dc.contributor.advisor1IDASSIS, F. M.-
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/4016576596215504pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/2368523362272656-
dc.contributor.referee1FONTGALLAND, Glauco.-
dc.contributor.referee2GURJÃO, Edmar Candeia.-
dc.contributor.referee3SOUZA, Antonio Augusto Lisboa de.-
dc.description.resumoEsta dissertação descreve o desenvolvimento de um leiaute de uma nova arquitetura de multiplicador em corpos finitos baseada no multiplicador de Mastrovito. Tal arquitetura tem como unidades de processamento as portas de limiar linear, que é o elemento básico de uma rede neural discreta. As redes neurais discretas implementadas com portas de limiar linear permitem reduzir a complexidade de certos circuitos antes implementados com lógica tradicional (Portas AND, OR e NOT). Com isso, a idéia de estender o uso de portas de limiar linear em operações aritméticas em corpos finitos se torna bastante atraente. Assim, para comprovar de forma prática, a eficiência das portas de limiar linear, a arquitetura de um multiplicador em GF(24), proposta em (LIDIANO - 2000), foi implementada utilizando as ferramentas de desenho de leiaute de circuito integrado da Mentor Graphics®. Os resultados da simulação do leiaute do circuito integrado do multiplicador em GF(24) são apresentados. Os mesmos indicaram um desempenho abaixo do esperado, devido a complexidade espacial do multiplicador em GF(2n) com 4=n não ser suficiente para que as vantagens da implementação com portas de limiar linear sejam visualizada.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.programPÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICApt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleCircuito integrado para multiplicação em GF (24) utilizando portas de limiar linear.pt_BR
dc.date.issued2010-06-09-
dc.description.abstractThis dissertation describes the development of a layout of new multiplication architecture in Galois field based on the Mastrovito multiplier. The processing unit of this new architecture is a threshold logic gate, which is a basic element of a discrete neural network. The discrete neural network built with threshold logic gates allow reduce de complexity of a certain circuits once built using traditional boolean gates (AND, OR and NOT). Therewith, the idea of extending the advantages of the threshold logic gates for arithmetic operations in Galois field to become very attractive. Thus, to confirm into practice form, the advantages of the threshold logic gates, a multiplier architecture in GF(24), proposed in (LIDIANO - 2000), was implemented using the integrated circuit layout tools of Mentor Graphics®. The results from simulations of the layout of multiplier in GF(24) are presented. These results indicated a low performance, due to the space complexity of GF(2n) multiplier with n = 4 is not enough for show the advantages of the multiplier implementation with threshold logic gates.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1504-
dc.date.accessioned2018-08-20T19:33:13Z-
dc.date.available2018-08-20-
dc.date.available2018-08-20T19:33:13Z-
dc.typeDissertaçãopt_BR
dc.subjectMultiplicador de Mastrovitopt_BR
dc.subjectRedes Neurais Discretaspt_BR
dc.subjectPortas de Limiar Linearpt_BR
dc.subjectAritmética Modular com Polinômiospt_BR
dc.subjectPolinômios sobre Corpos Finitospt_BR
dc.subjectDiscrete Neural Networkspt_BR
dc.subjectLinear Threshold Portspt_BR
dc.subjectThreshold Logic Gatespt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorLIMA FILHO, Cristóvão Mácio de Oliveira.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeIntegrated circuit for GF multiplication (24) using linear threshold ports.pt_BR
dc.identifier.citationLIMA FILHO, Cristóvão Mácio de Oliveira. Circuito integrado para multiplicação em GF (24) utilizando portas de limiar linear. 2010. 81 f. (Dissertação de Mestrado em Engenharia Elétrica), Programa de Pós-graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2010.pt_BR
Appears in Collections:Mestrado em Engenharia Elétrica.

Files in This Item:
File Description SizeFormat 
CRISTOVÃO MÁCIO DE OLIVEIRA LIMA FILHO - DISSERTAÇÃO PPGEE 2010.pdfCristóvão Mácio de Oliveira Lima Filho - Dissertação PPGEE 20101.64 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.