Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1559
Full metadata record
DC FieldValueLanguage
dc.creator.IDOLIVEIRA, H. F. A.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/0097916965255705pt_BR
dc.contributor.advisor1MELCHER, Elmar Uwe Kurt.-
dc.contributor.advisor1ARAÚJO, Joseana Macêdo Fechine Régis de.-
dc.contributor.advisor1IDMELCHER, E. U. K.pt_BR
dc.contributor.advisor1IDARAÚJO, J. M. F. R.-
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/2995510206880397pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/7179691582151907-
dc.contributor.referee1QUEIROZ, José Eustáquio Rangel de.-
dc.contributor.referee2MORAIS, Marcos Ricardo Alcântara.-
dc.description.resumoO processo de desenvolvimento de um circuito digital complexo pode ser composto por diversas etapas. Uma delas é a verificação funcional. Esta etapa pode ser considerada uma das mais importantes, pois tem como objetivo demonstrar que as funcionalidades do circuito a ser produzido estão em conformidade com a sua especificação. Porém, além de ser uma fase com grande consumo de recursos, a complexidade da verificação funcional cresce diante da complexidade do hardware a ser verificado. Desta forma, o uso de uma metodologia de verificação funcional eficiente e de ferramentas que auxiliem o engenheiro de verificação funcional são de grande valia. Neste contexto, este trabalho realiza uma reformulação da metodologia de verificação funcional VeriSC, originando uma nova metodologia, denominada BVM (Brazil-IP Verification Methodology). VeriSC é implementada em SystemC e utiliza as bibliotecas SCV (SystemC Verification Library) e BVE (Brazil-IP Verification Extensions), enquanto BVM é implementada em SystemVerilog e baseada em conceitos e biblioteca de OVM (Open Verification Methodology). Além disto, este trabalho visa a adequação da ferramenta de apoio à verificação funcional eTBc (Easy Testbench Creator) para suportar BVM. A partir do trabalho realizado, é possível constatar, mediante estudos de caso no âmbito do projeto Brazil-IP, que BVM traz um aumento da produtividade do engenheiro de verificação na realização da verificação funcional, em comparação à VeriSCpt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.programPÓS-GRADUAÇÃO EM CIÊNCIA DA COMPUTAÇÃOpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqCiência da Computação.pt_BR
dc.titleBVM: reformulação da metodologia de verificação funcional VeriSC.pt_BR
dc.date.issued2010-06-16-
dc.description.abstractThe development process of a complex digital circuit can consist of several stages. One of them is the functional verification. This stage can be considered one of the most important because it aims to demonstrate that a circuit functionality to be produced is in accordance with its specification. However, besides being a stage with large consumption of resources, the complexity of functional verification grows according to the complexity of the hardware to be verified. Thus, the use of an effective functional verification methodology and tools to help engineer the functional verification are of great value. Within this context, this work proposes a reformulation of the functional verification methodology VeriSC, resulting in a new methodology called BVM (Brazil-IP Verification Methodology). VeriSC is implemented in SystemC and uses the SCV (SystemC Verification Library) and BVE (Brazil-IP Verification Extensions) libraries, while BVM is implemented and based on SystemVerilog and OVM (Open Verification Methodology) concepts and library. Furthermore, this study aims the adequacy of the functional verification tool eTBc (testbench Easy Creator), to support BVM. From this work it can be seen, based on case studies under the Brazil-IP project, that BVM increase the productivity of the engineer in the functional verification stage when compared to VeriSC.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1559-
dc.date.accessioned2018-08-27T17:42:49Z-
dc.date.available2018-08-27-
dc.date.available2018-08-27T17:42:49Z-
dc.typeDissertaçãopt_BR
dc.subjectVerificação Funcionalpt_BR
dc.subjectBVM - Verification Methodologypt_BR
dc.subjectMetodologia de Verificação Funcional VeriSCpt_BR
dc.subjectBrazil-IP Verification Methodologypt_BR
dc.subjectVerificação Formal ou Estáticapt_BR
dc.subjectCircuito Digitalpt_BR
dc.subjectFunctional Verificationpt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorOLIVEIRA, Helder Fernando de Araújo.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeBVM: reconstruction of VeriSC functional verification methodology.pt_BR
dc.identifier.citationOLIVEIRA, Helder Fernando de Araújo. BVM: reformulação da metodologia de verificação funcional VeriSC. 2010. 140 f. (Dissertação de Mestrado em Ciência da Computação) Programa de Pós-graduação em Ciência da Computação, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraiba - Brasil, 2010. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1559pt_BR
Appears in Collections:Mestrado em Ciência da Computação.

Files in This Item:
File Description SizeFormat 
HELDER FERNANDO DE ARAUJO OLIVEIRA - DISSERTAÇÃO PPGCC 2010.pdfHelder Fernando de Araújo Oliveira - Tese PPGCC 2010.1.03 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.