Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17634
Full metadata record
DC FieldValueLanguage
dc.creator.IDSILVA, C. F.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/9502729288647047pt_BR
dc.contributor.advisor1FREIRE, Raimundo Carlos Silvério.-
dc.contributor.advisor1IDFREIRE, R. C. S.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/4016576596215504pt_BR
dc.contributor.referee1DEEP, Gurdip Singh.-
dc.description.resumoDefine-se como HDL, de maneira geral, toda linguagem utilizada para descrever um sistema digital [1]. Essas linguagens geralmente apresentam diversos níveis de descrição, desde o mais baixo, como a disposição de transistores num circuito integrado, ate uma descrição puramente comportamental, sendo esse o mais alto nível. Nesses m'veis, se assemelham muito a linguagens de alto nível já existentes. Só pra exemplificar, as duas maiores HDLs, Verilog e VHDL, em seus níveis mais altos se assemelham as linguagens C e ADA, respectivamente [1]. Ha um nível de descrição intermediário chamado de RTL (Register Transfer Level), no qual descreve-se os registradores e as transferências de vetores de informação entre os mesmos. Esse e o nível mais usado para descrição de sistemas digitais por ser o mais alto nível de descrição que ainda mantem uma estrutura de síntese logica simples e por ainda apresentar independência quanto a tecnologia de fabricação do circuito integrado. Se a descrição e feita nos níveis mais básicos, a dependência com a tecnologia e grande e a flexibilidade de fabricação e perdida. Sistemas digitais em geral não são simples. Em detalhes, podem consistir em milhões de elementos, isto 6, transistores ou portas logicas. Deste modo, para sistemas digitais de grande porte, o projeto no nível de portas logicas torna-se inviável Por muitas décadas, esquemáticos das portas lógicas serviram como a linguagem comum dos projetos digitais. Hoje, a complexidade do hardware cresceu de tal maneira que um esquemático com portas logicas torna-se quase inútil, uma vez que apenas mostra uma teia de conexões entre os componentes, não evidenciando nada com relação a funcionalidade do projeto [1]. A mais significativa mudança ocorrida nas ultimas décadas no modo de se projetar sistemas digitais foi sem duvida a transição do uso de esquemáticos lógicos para o uso de ferramentas de modelagem comportamental e síntese logica. Durante muito tempo as habilidades essenciais de um projetista de circuito integrado digital estavam na capacidade do manuseio eficiente do layout do circuito no nível dos transistores e na capacidade do uso de ferramentas de captura capazes de, através desses 4 Christian Farias da Silva Relatório de Estágio layouts, gerar um esquemático no nível das portas logicas. Essas habilidades, no entanto, foram sendo substituídas, gradativamente, por outras relacionadas ao domínio das HDLs. Segundo Devadas, et ah, "A importância de cada uma dessas capacidades esta agora se tornando secundaria com relação a capacidade de escrita de um modelo eficiente em HDL de um circuito integrado"[2].pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleRelatório de estágio.pt_BR
dc.date.issued2000-03-10-
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17634-
dc.date.accessioned2021-03-12T17:01:23Z-
dc.date.available2021-03-12-
dc.date.available2021-03-12T17:01:23Z-
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectEstágio em Engenharia Elétricapt_BR
dc.subjectLinguagens de descrição de hardwarept_BR
dc.subjectSistema de prototipagem FPGApt_BR
dc.subjectDispositivos FLEX10Kpt_BR
dc.subjectPlaca Spritpt_BR
dc.subjectMax+PlusIIpt_BR
dc.subjectLaboratório de Instrumentação Eletrônica e Controle - UFCGpt_BR
dc.subjectPrototipagem de ASICspt_BR
dc.subjectConcepção de ASICspt_BR
dc.subjectApplication Specific Integrated Circuitpt_BR
dc.subjectDispositivos Lógico Programáveispt_BR
dc.subjectField Programmable Gate Arraypt_BR
dc.subjectElectrical Engineering Internshippt_BR
dc.subjectHardware description languagespt_BR
dc.subjectFPGA prototyping systempt_BR
dc.subjectFLEX10K devicespt_BR
dc.subjectSprit Boardpt_BR
dc.subjectElectronic Instrumentation and Controlpt_BR
dc.subjectLaboratorypt_BR
dc.subjectASIC prototypingpt_BR
dc.subjectConception of ASICspt_BR
dc.subjectApplication Specific Integrated Circuitpt_BR
dc.subjectProgrammable Logic Devicespt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorSILVA, Christian Farias da.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeInternship report.pt_BR
dc.identifier.citationSILVA, Christian Farias da. Relatório de estágio. 2000. 34f. (Relatório de Estágio Integrado) Curso de Bacharelado em Engenharia Elétrica, Centro de Ciências e Tecnologia, Universidade Federal da Paraíba – Campus II – Campina Grande - Paraíba - Brasil, 2000. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17634pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
CHRISTIAN FARIAS DA SILVA - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2000.pdfChristian Farias da Silva - Relatório de Estágio Eng. Elétrica 2000.2.05 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.