Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1772
Full metadata record
DC FieldValueLanguage
dc.creator.IDMuniz, J. H. G.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/3673857373093174pt_BR
dc.contributor.advisor1SILVA, Edison Roberto Cabral da.-
dc.contributor.advisor1IDSILVA, Edison Roberto Cabral dapt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/7577873305205472pt_BR
dc.contributor.advisor2SANTOS JÚNIOR, Euzeli Cipriano dos.-
dc.contributor.advisor2IDSantos Jr, E. C. dospt_BR
dc.contributor.advisor2Latteshttp://lattes.cnpq.br/6627811177270508pt_BR
dc.contributor.referee1OLIVEIRA JÚNIOR, Demercil de Souza.-
dc.contributor.referee2RECH, Cassiano.-
dc.contributor.referee3OLIVEIRA, Talvanes Meneses de.-
dc.contributor.referee4JACOBINA, Cursino Brandão.-
dc.description.resumoOs inversores multiníveis foram introduzidos como uma alternativa para o aumento da qualidade e da eficiência dos sistemas alimentados por inversores. Dependendo do nível de tensão c.c. do barramento aplicado ao inversor, pode ser inevitável a utilização de topologias multi-níveis. Estas topologias possibilitam a redução da tensão sobre cada um destes dispositivos. Contudo, uma quantidade maior de interruptores não só aumenta o custo final do inversor, como também requer o uso de estratégias mais complexas de modulação e controle. Ainda, alguns pontos inerentes aos inversores multiníveis como: redução da tensão de modo-comum, tolerância à faltas e desbalanceamento das tensões dos capacitores, entre outros, precisam ser investigados. Neste cenário, são de muito interesse os estudos de novas topologias multiníveis, além de novas técnicas de modulação simplificadas. Neste trabalho serão estudados inversores multiníveis com diferentes princípios de operação, abordando topologias híbridas formadas pelo empilhamento de células dois níveis. A primeira delas, consiste de um inversor monofásico de quatro níveis em ponte. Este inversor é composto de um braço de dois níveis e um braço de três níveis apresentando mesma tensão de bloqueio para todas as haves. Na segunda topologia, os pontos centrais de cada um dos braços são conectados ao mesmo ponto, com o braço externo envolvendo o interno, representando uma estrutura pouco investigada. Esta topologia necessita de chaves bidirecionais para tornar possível seu correto funcionamento. É feito ainda um estudo de um inversor de 2/3 níveis, onde é proposto um algoritmo de modulação simplificado, onde consegue-se uma significativa redução no número de operações realizados. Por fim, é estudado um inversor multinível simétrico híbrido baseado nas topologias meia-ponte e ANPC, onde são propostas duas alterações na topologia que juntamente com a modificação do padrão de chaveamento, fornece um melhor controle no balanceamento das tensões dos capacitores, além de reduzir a quantidade de fontes c.c. utilizadas pelo mesmo.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.programPÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICApt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétricapt_BR
dc.titleInversores multiníveis obtidos a partir do empilhamento de células de dois níveis.pt_BR
dc.date.issued2016-11-14-
dc.description.abstractMultilevel inverters are an alternative for both quality and efficiency increase of inverter fed systems. Depending on the voltage level c.c. of the bus applied to the inverter, the usage of multilevel topologies is inevitable. Those topologies reduce the voltage over each of those devices. However, a higher quantity of switches increases the inverters final cost, and requires more complex approaches for control and modulation. Also, few inherent aspects of the multilevel inverters including: reduction of the common-mode voltage, fault tolerance and unbalance capacitors voltages, among other, need to be investigated. In this scenario, new multilevel topologies have great interest, also with new and simplified modulation techniques. In this work we study multilevel inverter with different operational principles, formed by formed by stacking two levels cells. The first one, consist of a single-phase inverter with a four level bridge. This inverter is composed of a two level leg and a three level leg, presenting the same blocking voltage for all the switches. In the second topology, every central point of each of the leg is connected into a common single point, with the extern leg over the intern one, a structure poorly studied. This topology needs bidirectional switches for a correct well function. A study of the 2/3 level inverter is done, in which a signicant redution of the operation numbers is a chieved. Finally, a hybrid symmetricmultilevel inverter is studied based on both half-bridge and ANPC topologies, in which two changes in the topology are proposed alongside with some changes in the switching standard. This provides a better control in the capacitors voltage balance, and reduces the amount of sources c.c. used by them.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1772-
dc.date.accessioned2018-09-21T17:18:48Z-
dc.date.available2018-09-21-
dc.date.available2018-09-21T17:18:48Z-
dc.typeTesept_BR
dc.subjectInversores multiníveispt_BR
dc.subjectEmpilhamento de célulaspt_BR
dc.subjectModulação de inversorespt_BR
dc.subjectMultilevel Inverterspt_BR
dc.subjectCell stackingpt_BR
dc.subjectModulation of inverterspt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorSILVA, João Helder Gonzaga Muniz da.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.identifier.citationSILVA, J. H. G. M. da. Inversores multiníveis obtidos a partir do empilhamento de células de dois níveis. 2016. 162 f. Tese (Doutorado em Engenharia Elétrica), Programa de Pós-graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2016.pt_BR
Appears in Collections:Doutorado em Engenharia Elétrica.

Files in This Item:
File Description SizeFormat 
JOÃO HELDER GONZAGA MUNIZ DA SILVA - TESE (PPGEEI) 2016.pdfJoão Helder Gonzaga Muniz da Silva - Tese PPGEE 20166.28 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.