Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17737
Full metadata record
DC FieldValueLanguage
dc.creator.IDARRUDA, I. Y. B.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/5196902234564703pt_BR
dc.contributor.advisor1FREIRE, Raimundo Carlos Silvério.
dc.contributor.advisor1IDFREIRE, R. C. S.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/4016576596215504pt_BR
dc.contributor.referee1MORAIS, Marcos Ricardo Alcântara.
dc.description.resumoO presente relatório de estágio apresenta os passos para a implementação de um hardware cuja finalidade é calcular as funções trigonométricas seno e cosseno baseado no algoritmo CORDIC. A descrição da estrutura e do comportamento do hardware foi feita por meio de linguagem de descrição de hardware (HDL - Hardware Description Language), HDL adotada para esse projeto foi Verilog. Os testes do hardware foram então realizados utilizando o FPGA (Field Programmable Gate Array) Cyclone II contido na placa de desenvolvimento DE2-70 da Altera.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleImplementação em FPGA do algoritmo CORDIC.pt_BR
dc.date.issued2009-12
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17737
dc.date.accessioned2021-03-19T17:39:05Z
dc.date.available2021-03-19
dc.date.available2021-03-19T17:39:05Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectEstágio em Engenharia Elétricapt_BR
dc.subjectAlgoritmo CORDICpt_BR
dc.subjectFunções trigonométricas seno e cossenopt_BR
dc.subjectLinguagem HDLpt_BR
dc.subjectHardware Description Languagept_BR
dc.subjectVerilogpt_BR
dc.subjectFPGA - Field Programmable Gate Arraypt_BR
dc.subjectField Programmable Gate Arraypt_BR
dc.subjectElectrical Engineering Internshippt_BR
dc.subjectElectrical Engineering Internshippt_BR
dc.subjectSine and cosine trigonometric functionspt_BR
dc.subjectHDL Languagept_BR
dc.subjectHardware Description Languagept_BR
dc.rightsAcesso Abertopt_BR
dc.creatorARRUDA, Italo Yure Braga.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeFPGA implementation of the CORDIC algorithm.pt_BR
dc.identifier.citationARRUDA, Italo Yure Braga. Implementação em FPGA do algoritmo CORDIC. 2009. 41f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2009. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/17737pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
ITALO YURE BRAGA ARRUDA - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2009.pdfItalo Yure Braga Arruda - Relatório de Estágio Eng. Elétrica 2009.743.72 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.