Please use this identifier to cite or link to this item:
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18555
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.creator.ID | CAMPOS, N. C. S. | pt_BR |
dc.creator.Lattes | http://lattes.cnpq.br/3560052420335314 | pt_BR |
dc.contributor.advisor1 | GURJÃO, Edmar Candeia. | |
dc.contributor.advisor1ID | GURJÃO, E. C. | pt_BR |
dc.contributor.advisor1Lattes | http://lattes.cnpq.br/9200464668550566 | pt_BR |
dc.description.resumo | Técnicas de Processamento Digital de Sinais são utilizados em Sistemas de Reconhecimento de Locutor. no enfoque deste trabalho, foi abordada a técnica dos coeficientes mel-cepstrais (MFCC), e a implementação em hardware de um Logaritmo, que é parte integrante do sistema de extração de características da voz foi abordada aqui. Simulações de consumo de energia e área ocupada no silício foram realizadas para uma tecnologia de 28nm. Técnicas de redução de consumo foram estudadas e aplicadas, visando-se eliminar o uso de multiplicadores, ao empregar a multiplicação egípcia, que realiza operações de soma e deslocamento de bits. | pt_BR |
dc.publisher.country | Brasil | pt_BR |
dc.publisher.department | Centro de Engenharia Elétrica e Informática - CEEI | pt_BR |
dc.publisher.initials | UFCG | pt_BR |
dc.subject.cnpq | Engenharia Elétrica. | pt_BR |
dc.title | Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz. | pt_BR |
dc.date.issued | 2015-03 | |
dc.description.abstract | Techniques of digital Processing of Speech Signals are being used in Speaker Recognition Systems. Howevwr, in the focus of this study, it was approached the technique of mel-cepstral coefficients (MFCC), and the hardware implementation of a logarithm, which is part of the features extraction from speech system that was acomplished here. Simulations were performed for comsumption and area occupied on the chip. Consumption reduction tecniques have been studied and applied in ordr to eliminate the use of multipliers by employing Egyptian multiplication, that performs sums and bit shift operations. | pt_BR |
dc.identifier.uri | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18555 | |
dc.date.accessioned | 2021-05-04T18:05:19Z | |
dc.date.available | 2021-05-04 | |
dc.date.available | 2021-05-04T18:05:19Z | |
dc.type | Trabalho de Conclusão de Curso | pt_BR |
dc.subject | Módulo MFCC | pt_BR |
dc.subject | Arquitetura de hardware | pt_BR |
dc.subject | Sinais de voz - processamento digital | pt_BR |
dc.subject | Técnicas de processamento digital - voz | pt_BR |
dc.subject | Voz - processamento digital | pt_BR |
dc.subject | Sistema de reconhecimento de locutor | pt_BR |
dc.subject | Coeficientes mel-cepstrais | pt_BR |
dc.subject | Técnica dos coeficientes mel-cepstrais | pt_BR |
dc.subject | Logaritmo - implementação em hardware | pt_BR |
dc.subject | Características da voz - extração | pt_BR |
dc.subject | Multiplicação egípcia | pt_BR |
dc.subject | Reconhecimento de locutor | pt_BR |
dc.subject | Reconhecimento de voz | pt_BR |
dc.subject | MFCC module | pt_BR |
dc.subject | Hardware architecture | pt_BR |
dc.subject | Voice signals - digital processing | pt_BR |
dc.subject | Digital processing techniques - voice | pt_BR |
dc.subject | Voice - digital processing | pt_BR |
dc.subject | Speaker recognition system | pt_BR |
dc.subject | Honey-cepstral coefficients | pt_BR |
dc.subject | Technique of honey-cepstral coefficients | pt_BR |
dc.subject | Logarithm - hardware implementation | pt_BR |
dc.subject | Voice characteristics - extraction | pt_BR |
dc.subject | Egyptian multiplication | pt_BR |
dc.subject | Speaker recognition | pt_BR |
dc.subject | Voice recognition | pt_BR |
dc.rights | Acesso Aberto | pt_BR |
dc.creator | CAMPOS, Nelson Carlos de Sousa. | |
dc.publisher | Universidade Federal de Campina Grande | pt_BR |
dc.language | por | pt_BR |
dc.title.alternative | Architecture and hardware implementation of an MFCC module for extracting voice characteristics. | pt_BR |
dc.identifier.citation | CAMPOS, Nelson Carlos de Sousa. Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz. 2015. 42f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2015. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18555 | pt_BR |
Appears in Collections: | Curso de Bacharelado em Engenharia Elétrica - CEEI - Monografias |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
NELSON CARLOS DE SOUSA CAMPOS - TCC ENG. ELÉTRICA 2015.pdf | Nelson Carlos de Sousa Campos - TCC Eng. Elétrica 2015. | 626.76 kB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.