Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18573
Full metadata record
DC FieldValueLanguage
dc.creator.IDLEITE, T. F. P.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/4836851329007004pt_BR
dc.contributor.advisor1MORAIS, Marcos Ricardo Alcântara.
dc.contributor.advisor1IDMORAIS, M. R. A.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/6425114303423453pt_BR
dc.description.resumoA fabricação eficaz de circuitos integrados digitais em larga escala depende, basicamente, da tecnologia de fabricação utilizada para produzi-los e do estabelecimento de uma sequência sistemática de etapas de pré-fabricação, referidas comumente como fluxo de projetos de circuitos integrados. Neste trabalho propõe-se o desenvolvimento de um fluxo de projeto de circuitos integrados digitais em tecnologia FD-SOI 28nm. O circuito de um banco de filtros FIR passou por todas as etapas do fluxo de projeto proposto, tendo seu layout concebido. Em seguido o layout de um microprocessador código aberto foi criado. Por fim são apresentadas algumas formas de integração de IP cores ao projeto de circuitos integrados.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleFluxo de projeto de circuitos integrados em tecnologia FD-SOI 28nm.pt_BR
dc.date.issued2015-08
dc.description.abstractThe effective manufacture of digital integrated circuits depends on the manufacturing technology used to produce them and the establishment of a systematic sequence of prefabrication steps, commonly referred to as design flow of integrated circuit. In this work, the development of a design flow for digital integrated circuits using the FD-SOI 28nm technology is proposed. The layout of a set of FIR filters was produced, beginning on the hardware description in VHDL up to the final stages of the proposed design flow, for the validation purposes. Subsequently, the layout of an open source microprocessor was created using the same design flow. Finally, some forms of IP cores integration to the target IC is presented.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18573
dc.date.accessioned2021-05-04T20:21:32Z
dc.date.available2021-05-04
dc.date.available2021-05-04T20:21:32Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectCircuitos integrados digitaispt_BR
dc.subjectTecnologia FD-SOI 28nmpt_BR
dc.subjectOP corespt_BR
dc.subjectFluxo de projeto de circuitos integradospt_BR
dc.subjectDigital integrated circuitspt_BR
dc.subject28nm FD-SOI technologypt_BR
dc.subjectOP colorspt_BR
dc.subjectDesign flow of integrated circuitspt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorLEITE, Thiago Ferreira de Paiva.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeDesign flow of integrated circuits in 28nm FD-SOI technology.pt_BR
dc.identifier.citationLEITE, Thiago Ferreira de Paiva. Fluxo de projeto de circuitos integrados em tecnologia FD-SOI 28nm. 2015. 66f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2015. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18573pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Monografias

Files in This Item:
File Description SizeFormat 
THIAGO FERREIRA DE PAIVA LEITE - TCC ENG. ELÉTRICA 2015.pdfThiago Ferreira de Paiva Leite - TCC Eng. Elétrica 2015.1.47 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.