Please use this identifier to cite or link to this item:
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18573
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.creator.ID | LEITE, T. F. P. | pt_BR |
dc.creator.Lattes | http://lattes.cnpq.br/4836851329007004 | pt_BR |
dc.contributor.advisor1 | MORAIS, Marcos Ricardo Alcântara. | |
dc.contributor.advisor1ID | MORAIS, M. R. A. | pt_BR |
dc.contributor.advisor1Lattes | http://lattes.cnpq.br/6425114303423453 | pt_BR |
dc.description.resumo | A fabricação eficaz de circuitos integrados digitais em larga escala depende, basicamente, da tecnologia de fabricação utilizada para produzi-los e do estabelecimento de uma sequência sistemática de etapas de pré-fabricação, referidas comumente como fluxo de projetos de circuitos integrados. Neste trabalho propõe-se o desenvolvimento de um fluxo de projeto de circuitos integrados digitais em tecnologia FD-SOI 28nm. O circuito de um banco de filtros FIR passou por todas as etapas do fluxo de projeto proposto, tendo seu layout concebido. Em seguido o layout de um microprocessador código aberto foi criado. Por fim são apresentadas algumas formas de integração de IP cores ao projeto de circuitos integrados. | pt_BR |
dc.publisher.country | Brasil | pt_BR |
dc.publisher.department | Centro de Engenharia Elétrica e Informática - CEEI | pt_BR |
dc.publisher.initials | UFCG | pt_BR |
dc.subject.cnpq | Engenharia Elétrica. | pt_BR |
dc.title | Fluxo de projeto de circuitos integrados em tecnologia FD-SOI 28nm. | pt_BR |
dc.date.issued | 2015-08 | |
dc.description.abstract | The effective manufacture of digital integrated circuits depends on the manufacturing technology used to produce them and the establishment of a systematic sequence of prefabrication steps, commonly referred to as design flow of integrated circuit. In this work, the development of a design flow for digital integrated circuits using the FD-SOI 28nm technology is proposed. The layout of a set of FIR filters was produced, beginning on the hardware description in VHDL up to the final stages of the proposed design flow, for the validation purposes. Subsequently, the layout of an open source microprocessor was created using the same design flow. Finally, some forms of IP cores integration to the target IC is presented. | pt_BR |
dc.identifier.uri | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18573 | |
dc.date.accessioned | 2021-05-04T20:21:32Z | |
dc.date.available | 2021-05-04 | |
dc.date.available | 2021-05-04T20:21:32Z | |
dc.type | Trabalho de Conclusão de Curso | pt_BR |
dc.subject | Circuitos integrados digitais | pt_BR |
dc.subject | Tecnologia FD-SOI 28nm | pt_BR |
dc.subject | OP cores | pt_BR |
dc.subject | Fluxo de projeto de circuitos integrados | pt_BR |
dc.subject | Digital integrated circuits | pt_BR |
dc.subject | 28nm FD-SOI technology | pt_BR |
dc.subject | OP colors | pt_BR |
dc.subject | Design flow of integrated circuits | pt_BR |
dc.rights | Acesso Aberto | pt_BR |
dc.creator | LEITE, Thiago Ferreira de Paiva. | |
dc.publisher | Universidade Federal de Campina Grande | pt_BR |
dc.language | por | pt_BR |
dc.title.alternative | Design flow of integrated circuits in 28nm FD-SOI technology. | pt_BR |
dc.identifier.citation | LEITE, Thiago Ferreira de Paiva. Fluxo de projeto de circuitos integrados em tecnologia FD-SOI 28nm. 2015. 66f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2015. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18573 | pt_BR |
Appears in Collections: | Curso de Bacharelado em Engenharia Elétrica - CEEI - Monografias |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
THIAGO FERREIRA DE PAIVA LEITE - TCC ENG. ELÉTRICA 2015.pdf | Thiago Ferreira de Paiva Leite - TCC Eng. Elétrica 2015. | 1.47 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.