Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18772
Full metadata record
DC FieldValueLanguage
dc.creator.IDOLIVEIRA, J. A. S.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/8490163468507605pt_BR
dc.contributor.advisor1VITORINO, Montiê Alves.
dc.contributor.advisor1IDVITORINO, M. A.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/1945886683703701pt_BR
dc.contributor.referee1SANTOS JÚNIOR, Gutemberg Gonçalves dos.
dc.contributor.referee1IDSANTOS JÚNIOR, G. G.pt_BR
dc.description.resumoEste trabalho foi desenvolvido de forma paralela ao desenvolvimento de um módulo de potência para aplicações aeronáuticas, no laboratório IPES em Lyon, França. O objetivo principal é de avaliar a robustez do óxido metálico dos componentes de potência à grande largura de banda, em particular os semicondutores MOSFET SiC comercializados desde 2011. De fato, os componentes de carbeto de silício apresentam inúmeras vantagens em comparação aos de silício, destacando sua resistência específica mais baixa que reduz as perdas por condução. A utilização dos MOSFET SiC é de forte interesse no campo das aplicações ferroviárias e aeronáuticas. O estudo realizado começa por fazer um estado da arte sobre a área de operação segura dos MOSFETs, delimitada de forma clássica pelo estado passante, o limite de tensão ou comportamento em avalanche, o limite de corrente ou comportamento em curto-circuito e o limite térmico definido pela potência máxima. Um melhoramento da área segura é proposto, em sequência, bem como uma nova área de operação segura é definida por um limite de potência-tempo. Por fim, a previsão dos limites para proteger o componente permite abordar a robustez do óxido metálico da porta dos MOSFETs.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleAnálise da área de operação segura e estudo da robustez do transistor MOSFET de carbeto de silício.pt_BR
dc.date.issued2017-02-13
dc.description.abstractThis work was developed at the same time as the developemment of a power module for aircrafts applications in Laboratory IPES in Lyon, France. The main object is to evaluate the robustness of the gate oxide of the semiconductors wide-gap components, particularly SIC MOSFET marketed since 2011. Indeed the silicon Carbide present many advantages compared to silicon including a lower specific resistance reducing conduction losses. The use of SiC MOSFET has become very interesting in rail or aviation applications. This study start by making a state of the art on theMOSFET safety area defined conventionally by the on-state limit, the breakdown voltage limit or avalanche phenomenon, the current or short circuit limit and thermal limit defined by the maximum power. An improvement in the safety area is proposed later and a new safety area defined by a boundary timepower. Finally prediction of the limits to protect our component allows us to address the robustness of the gate oxide.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18772
dc.date.accessioned2021-05-13T19:05:12Z
dc.date.available2021-05-13
dc.date.available2021-05-13T19:05:12Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectTransistor MOSFETpt_BR
dc.subjectÁrea de operação segurapt_BR
dc.subjectCarbeto de silíciopt_BR
dc.subjectResfriamento do MOSFET Sicpt_BR
dc.subjectÁrea de operação segura - MOSFETpt_BR
dc.subjectMOSFET transistorpt_BR
dc.subjectSafe operating areapt_BR
dc.subjectSilicon carbidept_BR
dc.subjectCooling of MOSFET Sicpt_BR
dc.subjectSafe operating area - MOSFETpt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorOLIVEIRA, João André Soares de.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeAnalysis of the area of safe operation and study of the robustness of the silicon carbide MOSFET transistor.pt_BR
dc.identifier.citationOLIVEIRA, João André Soares de. Análise da área de operação segura e estudo da robustez do transistor MOSFET de carbeto de silício. 2017. 49f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2017. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18772pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Monografias

Files in This Item:
File Description SizeFormat 
JOÃO ANDRÉ SOARES DE OLIVEIRA - TCC ENG. ELÉTRICA 2017.pdfJoão André Soares de oliveira - TCC Eng. Elétrica 2017.1.38 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.