Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19018
Full metadata record
DC FieldValueLanguage
dc.creator.IDSILVA, D. G. B. S.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/8424960816341044pt_BR
dc.contributor.advisor1SANTOS JÚNIOR, Gutemberg Gonçalves dos.
dc.contributor.advisor1IDSANTOS JÚNIOR, G. G.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/0204301941083935pt_BR
dc.description.resumoO desenvolvimento de arquiteturas de unidades centrais de processamento é um trabalho de grande dificuldade, desde sua concepção até a implementação de seu hardware. Se faz necessário o conhecimento de diversas estruturas de sistemas digitais e como eles interagem entre si. Além disso, transicionar entre a fase de concepção e a fase de implementação física acarreta em mudanças imprevistas devido a limitações de funcionamento, que em muitos casos, apenas podem ser identificadas com análises práticas de seu funcionamento. Visando servir como um ponto de transição e um modulo de referência para o funcionamento de tais arquiteturas, um sistema de emulação foi desenvolvido para oferecer a possibilidade de testes práticos e debug, funcional e lógico, de forma antecipada. As arquiteturas desenvolvidas e estudadas ao longo desse projeto usam como base o conjunto de instruções RISC-V, escolhido por sua característica código aberto.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleSistema de emulação para arquiteturas RISC-V.pt_BR
dc.date.issued2019-12
dc.description.abstractThe development of central processing units is job with great hardships. From the conception phase to the hardware implementation. It requires knowledge of several digital systems structures and how they interact with each other. Besides that, the transition betwen conception phase and implementation phase surface several unpredictible changes due to functional limitations, that on most cases are only identifiable through practical functional analysis. Aiming to be a transition point and reference module to those architecture , an emulation system was developed to offer, ahead of time, practical tests, functional debug and logic dubug. All the architecture developed and studied throughout this project uses RISCV-V as their instruction set. The choice was made due to the open source characteristic.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19018
dc.date.accessioned2021-05-25T17:33:53Z
dc.date.available2021-05-25
dc.date.available2021-05-25T17:33:53Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectArquiteturas RISC-Vpt_BR
dc.subjectSistema de emulaçãopt_BR
dc.subjectUnidades centrais de processamento - arquiteturaspt_BR
dc.subjectEmulação de CPU RISC-Vpt_BR
dc.subjectSistemas embarcadospt_BR
dc.subjectRISC-V Architecturespt_BR
dc.subjectEmulation systempt_BR
dc.subjectCentral Processing Units - Architecturespt_BR
dc.subjectRISC-V CPU emulationpt_BR
dc.subjectEmbedded systemspt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorSILVA, Dimas Germano Brandão Soares.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeEmulation system for RISC-V architectures.pt_BR
dc.identifier.citationSILVA, Dimas Germano Brandão Soares Silva. Sistema de emulação para arquiteturas RISC-V. 2019. 39f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19018pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Monografias

Files in This Item:
File Description SizeFormat 
DIMAS GERMANO BRANDÃO SOARES SILVA - TCC ENG. ELÉTRICA 2019.pdfDimas Germano Brandão Soares Silva - TCC Eng. Elétrica 2019.487.68 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.