Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19094
Title: Análise por simulação de perdas em conversor estático PWM utilizando módulo FPGA.
Other Titles: Analysis by simulation of losses in PWM static converter using FPGA module.
???metadata.dc.creator???: BARROS, Samuel de Melo.
???metadata.dc.contributor.advisor1???: OLIVEIRA, Alexandre Cunha.
Issue Date: Jul-2019
Publisher: Universidade Federal de Campina Grande
Citation: BARROS, Samuel de Melo. Análise por simulação de perdas em conversor estático PWM utilizando módulo FPGA. 2019. 62f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19094
???metadata.dc.description.resumo???: O presente trabalho tem como propósito a análise de perdas de potência de chaveamento e condução em um conversor estático PWM por meio de um módulo FPGA. Serão estudados o modo de implementação da simulação por meio da linguagem de descrição de hardware verilog, bem como a comunicação serial periférica utilizada (SPI) com o DAC empregado. A perda por condução depende da corrente, em que o MOSFET está conduzindo, e de sua resistência. No entanto, as perdas devido ao chaveamento são difíceis de serem estimadas, devido a não linearidade presente nas capacitâncias parasitas do MOSFET, sendo proposta assim no trabalho uma alternativa para a estimação dessas perdas. A fim de comprovar o funcionamento da implementação realizada, foram analisados o comportamento das potências de perdas de chaveamento e condução, dos módulos de medição que iriam captar esses instantes de chaveamento e condução, e as tensões e as correntes associadas ao conversor por meio de simulações realizadas com auxílio do software QUARTUS©.
Abstract: The present work has the purpose of the analysis of losses of power caused by switching and conduction in a static PWM converter through an FPGA module. The mode of implementation of the simulation will be studied by means of the description language of hardware verilog, as well as the peripheral serial communication used (SPI) with the DAC used. The loss by conduction depends on the current, in which the MOSFET is conducting, and its resistance. However, losses due to switching are difficult to estimate, due to the non-linearity present in the MOSFET parasitic capacitances, thus it is proposed in this work an alternative for the estimation of these losses. In order to prove the performance of the implemented implementation, the behavior of the switching and conduction loss powers, the measuring modules that would capture these switching and conduction moments, and the voltages and currents associated with the converter through simulations were analyzed with the help of software QUARTUS ©.
???metadata.dc.subject.cnpq???: Engenharia Elétrica.
URI: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19094
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Monografias

Files in This Item:
File Description SizeFormat 
SAMUEL DE MELO BARROS - TCC ENG. ELÉTRICA 2019.pdfSamuel de Melo Barros - TCC Eng. Elétrica 2019.2.46 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.