Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19096
Full metadata record
DC FieldValueLanguage
dc.creator.IDOLIVEIRA, T. M.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/7493863337729267pt_BR
dc.contributor.advisor1MORAIS, Marcos Ricardo Alcântara.
dc.contributor.advisor1IDMORAIS, M. R. A.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/6425114303423453pt_BR
dc.contributor.referee1SANTOS JÚNIOR, Gutemberg Gonçalves dos.
dc.description.resumoA Transformada de Fourier Discreta é uma das operações mais fundamentais em chips no âmbito de processamento digital de sinais na atualidade, sendo crescente a necessidade de dispositivos mais rápidos, menores e de baixo consumo. Nesse sentido, esse trabalho tem por objetivo desenvolver o front-end de um bloco de Transformada Rápida de Fourier Inteira utilizando técnicas de baixo consumo de potência. Para isso, foram tidos como base os trabalhos de Soontorn Oraintara acerca da transformada inteira de Fourier (IntFFT), os fundamentos da transformada de Fourier de tempo discreto de Allan V. Oppenheim e as implementações dos algoritmos de FFT (Fast Fourier Transform) de Uwe Meyer-Baese. A metodologia utilizada segue o fluxo de desenvolvimento de ASIC (Application Specific Integrated Circuits), englobando as etapas de especificação, modelagem, projeto do circuito digital e síntese lógica. Como resultado, foi possível a obtenção de uma netlist, a partir da síntese lógica de uma transformada de 8 pontos, utilizando o algoritmo split-radix, sendo elencadas métricas de área, consumo e performance do bloco em questão. O projeto proposto pode ser adaptado e utilizado para geração de transformadas maiores devido suas decisões arquiteturais de portabilidade e reúso.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleImplementação em hardware de um algoritmo de transformada rápida inteira de Fourier para aplicações de baixa potência.pt_BR
dc.date.issued2019-12
dc.description.abstractThe Discrete Fourier Transform is one of the most fundamental operations presents in digital signal processing chips today, with a growing need for faster, smaller, low-power devices. In this sense, this work aims to develop the front end of an Integer Fourier Fast Transform block using power-aware techniques. To this end, Soontorn Oraintara’s work on the Integer Fast Fourier Transform (IntFFT), the fundamentals of the discrete-time Fourier transform of Allan V. Oppenheim, and the Fast Fourier Transform algorithms implementation of Uwe Meyer-Baese. The methodology used follows the ASIC (Application Specific Intregrated Circuits) development flow encompassing the specification, modeling, digital circuit design and logic synthesis steps. As a result, it was possible to obtain a netlist from the logical synthesis of a 8 point IntFFT, using the split-radix algorithm being reported the area, power and performance of the referred block. The proposed design can be adapted and used to generate larger transforms due to its architectural decisions of portability and reuse.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19096
dc.date.accessioned2021-05-27T20:31:04Z
dc.date.available2021-05-27
dc.date.available2021-05-27T20:31:04Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectTransformada rápida inteira de Fourierpt_BR
dc.subjectTransformada de Fourierpt_BR
dc.subjectAlgoritmo de transformada de Fourierpt_BR
dc.subjectSíntese lógicapt_BR
dc.subjectSplit-radixpt_BR
dc.subjectApplication Specific Integrated Circuits - ASICpt_BR
dc.subjectASIC - Application Specific Integrated Circuitspt_BR
dc.subjectAlgoritmo de Cooley-Tukeypt_BR
dc.subjectAlgoritmo de FFT split-radixpt_BR
dc.subjectWhole fast Fourier transformpt_BR
dc.subjectFourier transformpt_BR
dc.subjectFourier transform algorithmpt_BR
dc.subjectLogical synthesispt_BR
dc.subjectCooley-Tukey algorithmpt_BR
dc.subjectSplit-radix FFT algorithmpt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorOLIVEIRA, Thiago Morais de.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeHardware implementation of an integer fast Fourier transform algorithm for low power applications.pt_BR
dc.identifier.citationOLIVEIRA, Thiago Morais de. Implementação em hardware de um algoritmo de transformada rápida inteira de Fourier para aplicações de baixa potência. 2019. 73f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19096pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Monografias

Files in This Item:
File Description SizeFormat 
THIAGO MORAIS DE OLIVEIRA - TCC ENG. ELÉTRICA 2019.pdfThiago Morais de Oliveira - TCC Eng. Elétrica 2019.1.57 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.