Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19251
Title: Validação de uma medida de cobertura para a qualificação funcional de circuitos integrados analógicos e mistos utilizando SystemC-AMS.
Other Titles: Validation of a coverage measure for the functional qualification of analog and mixed integrated circuits using SystemC-AMS.
???metadata.dc.creator???: ARAÚJO, Diego Buriti.
???metadata.dc.contributor.advisor1???: FREIRE, Raimundo Carlos Silvério.
???metadata.dc.contributor.referee1???: SOUZA FILHO, Eurico Bezerra de.
Keywords: Estágio em Engenharia Elétrica;SystemC-AMS;Verificação funcional;Error Vector Magnitude - EVM;Problema de EVM;Circuitos integrados;Sistemas analógicos mistos - simulação;Modulador QAM;Verificação de sistemas de comunicação;Internship in Electrical Engineering;SystemC-AMS;Functional verification;Error Vector Magnitude - EVM;EVM problem;Integrated circuits;Mixed Analog Systems - Simulation;QAM Modulator;Verification of communication systems
Issue Date: Jul-2010
Publisher: Universidade Federal de Campina Grande
Citation: ARAÚJO, Diego Buriti. Validação de uma medida de cobertura para a qualificação funcional de circuitos integrados analógicos e mistos utilizando SystemC-AMS. 2010. 33f. (Relatório de Estágio Integrado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2010. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19251
???metadata.dc.description.resumo???: Este estágio se encaixa no contexto da verificação de sistemas analógicos e mistos. Ele visa, particularmente, o problema do EVM nos sistemas de comunicação e estuda o impacto da cobertura dos parâmetros do sistema sobre o EVM. A implementação e a aplicação de estímulos necessários para se assegurar a cobertura dos parâmetros foram feitas pela criação de um sistema autônomo de simulação. A análise do impacto da cobertura dos parâmetros em relação ao valor máximo do EVM foi verificado, gerando estímulos apropriados os quais foram aplicados no sistema com o intuito de diminuir o tempo de teste o qual ele é submetido.
Abstract: Looking through the test of Analog and Mixed systems, especially for the EVM problematic, it was necessary studying the correlation between the system parameters coverage and the EVM. The implementation and the application of stimuli have been done for the creation of an autonomic sys- tem. This system stops the simulation when EVM does not increase. The impact analysis of the parameters coverage in relation with the maximum value of the EVM was made. It’s allowing that suitable stimuli for the system test would be applied, decreasing the production time.
Keywords: Estágio em Engenharia Elétrica
SystemC-AMS
Verificação funcional
Error Vector Magnitude - EVM
Problema de EVM
Circuitos integrados
Sistemas analógicos mistos - simulação
Modulador QAM
Verificação de sistemas de comunicação
Internship in Electrical Engineering
SystemC-AMS
Functional verification
Error Vector Magnitude - EVM
EVM problem
Integrated circuits
Mixed Analog Systems - Simulation
QAM Modulator
Verification of communication systems
???metadata.dc.subject.cnpq???: Engenharia Elétrica.
URI: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19251
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
DIEGO BURITI ARAÚJO - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2010.pdfDiego Buriti Araújo - Relatório de Estágio Eng Elétrica 2010.1.06 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.