Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19457
Full metadata record
DC FieldValueLanguage
dc.creator.IDMORAIS, D. C.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/5624288765817722
dc.contributor.advisor1MORAIS, Marcos Ricardo Alcântara.
dc.contributor.advisor1IDMORAIS, M. R. A.pt_BR
dc.contributor.referee1OLIVEIRA, Alexandre Cunha.
dc.contributor.referee1IDOLIVEIRA, A. C.pt_BR
dc.description.resumoEste relatório descreve as atividades desenvolvidas no Laboratório de Arquiteturas Dedicadas (LAD) da Universidade Federal de Campina Grande. Foram desenvolvidas melhorias na placa demonstração do Identificador de Locutor (em inglês Speak Verification, SPVR), assim como teste no chip desenvolvido pelo laboratório. A placa de demonstração é implementada na DE2-70 da Altera. Os testes no chip foram feitos para medir o seu consumo e respostas a estímulos simples.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleRelatório de estágio supervisionado realizado no Laboratório de Arquiteturas Dedicadas (LAD).pt_BR
dc.contributor.advisor1ILatteshttp://lattes.cnpq.br/6425114303423453
dc.date.issued2012-07
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19457
dc.date.accessioned2021-06-17T20:32:11Z
dc.date.available2021-06-17
dc.date.available2021-06-17T20:32:11Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectEstágio em Engenharia Elétricapt_BR
dc.subjectLaboratório de Arquiteturas Dedicadas - UFCGpt_BR
dc.subjectIdentificador de locutorpt_BR
dc.subjectProcessamento digital de sinais de vozpt_BR
dc.subjectSinais de vozpt_BR
dc.subjectVoz - reconhecimentopt_BR
dc.subjectSpeak Verification - SPVRpt_BR
dc.subjectInternship in Electrical Engineeringpt_BR
dc.subjectDedicated Architecture Laboratory - UFCGpt_BR
dc.subjectSpeaker identifierpt_BR
dc.subjectDigital Voice Signal Processingpt_BR
dc.subjectVoice signalspt_BR
dc.subjectVoice - recognitionpt_BR
dc.subjectSpeak Verification - SPVRpt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorMORAIS, Daniel Cardoso de.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeSupervised internship report performed at the Dedicated Architectures Laboratory (LAD).pt_BR
dc.identifier.citationMORAIS, Daniel Cardoso de. Relatório de estágio supervisionado realizado no Laboratório de Arquiteturas Dedicadas (LAD). 2012. 28f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2012. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19457pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
DANIEL CARDOSO DE MORAIS - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2012.pdfDaniel Cardoso de Morais - Relatório de Estágio Eng. Elétrica 20121.47 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.