Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19810
Full metadata record
DC FieldValueLanguage
dc.creator.IDPAIXÃO, L. L.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/7163167819952375pt_BR
dc.contributor.advisor1MORAIS, Marcos Ricardo Alcântara.
dc.contributor.advisor1IDMORAIS, M. R. A.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/6425114303423453pt_BR
dc.contributor.referee1LIMA, Antônio Marcus Nogueira.
dc.contributor.referee1IDLIMA, A. M. N.pt_BR
dc.description.resumoEste relatório consiste em uma descrição das atividades de estágio realizadas no Brazil Semiconductor Technological Center - BSTC, centro de pesquisa, desenvolvimento e inovação da Freescale Semicondutores em Campinas - SP. Durante aproximadamente 8 meses, tarefas no segmento da microeletrônica (projeto de circuito integrado) foram desempenhadas, envolvendo o treinamento em linguagens e em procedimentos de verificação de IP digital, a elaboração de modelos de circuitos digitais, a implementação de testes funcionais e testbench, de modo geral. Todas relacionadas a eTPU, um co-processador capaz de realizar tarefas complexas de temporização e gerenciamento de Entrada/Saída, bastante utilizado na indústria automotiva para controle de motor.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleRelatório de estágio: verificação de IP digital - freescale semicondutorespt_BR
dc.date.issued2015-02
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19810
dc.date.accessioned2021-07-05T16:54:14Z
dc.date.available2021-07-05
dc.date.available2021-07-05T16:54:14Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectEstágio em Engenharia Elétricapt_BR
dc.subjectBrazil Semiconductor Technological Center - BSTCpt_BR
dc.subjectBSTC - Brazil Semiconductor Technological Centerpt_BR
dc.subjectFreescalept_BR
dc.subjectVerificação de IP digitalpt_BR
dc.subjectEnhanced Time Processing Unit - eTPUpt_BR
dc.subjecteTPU - Enhanced Time Processing Unitpt_BR
dc.subjectInternship in Electrical Engineeringpt_BR
dc.subjectBrazil Semiconductor Technological Center - BSTCpt_BR
dc.subjectBSTC - Brazil Semiconductor Technological Centerpt_BR
dc.subjectDigital IP Verificationpt_BR
dc.subjectEnhanced Time Processing Unit - eTPUpt_BR
dc.subjecteTPU - Enhanced Time Processing Unitpt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorPAIXÃO, Lucas Lacerda.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeInternship Report: Digital IP Verification - Freescale Semiconductorspt_BR
dc.identifier.citationPAIXÃO, Lucas Lacerda. Relatório de estágio: verificação de IP digital - freescale semicondutores. 2015. 22f. (Relatório de Estágio Integrado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2015. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19810pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
LUCAS LACERDA PAIXÃO - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2015.pdfLucas Lacerda Paixão - Relatório de Estágio Eng. Elétrica 2015.221.5 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.