Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20078
Title: Relatório de estágio integrado: concepção e realização de um módulo de potência sobre substrato flexível.
Other Titles: Integrated stage report: design and construction of a power module on a flexible substrate.
???metadata.dc.creator???: OLIVEIRA, João André Soares de.
???metadata.dc.contributor.advisor1???: SANTOS JÚNIOR, Gutemberg Gonçalves dos.
???metadata.dc.contributor.referee1???: VITORINO, Montiê Alves.
Keywords: Estágio em Engenharia Elétrica;Laboratório Ampère;Estágio na França;INSA - Lyon França;Estágio industrial;Módulo de potência;Encapsulamento;Substrato flexível;Elementos parasitas sobre PCB flexível;Transistor MOSFET;Transistor IGBT;Circuito impresso - desenho;Perdas parasitas;Software LTSpice;Modelagem de sistema;Internship in Electrical Engineering;Ampere Laboratory;Internship in France;INSA - Lyon France;Industrial stage;Power module;Encapsulation;Flexible substrate;Parasitic elements on flexible PCB;MOSFET transistor;IGBT transistor;Printed circuit - drawing;Parasitic losses;LTSpice software;System modeling;Stage en Génie Electrique;Laboratoire Ampère;Stage en France;Stade industriel;Module de puissance;Encapsulation;Substrat souple;Eléments parasites sur PCB flexible;Circuit imprimé - dessin;Pertes parasitaires;Logiciel LTSpice;Modélisation du système
Issue Date: 13-Feb-2017
Publisher: Universidade Federal de Campina Grande
Citation: OLIVEIRA, João André Soares de. Relatório de estágio integrado: concepção e realização de um módulo de potência sobre substrato flexível. 2017. 66f. (Relatório de Estágio Integrado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2017. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20078
???metadata.dc.description.resumo???: Os chips de potência são usualmente conectados no interior dos módulos por fios denominados de wirebonds. Se esta tecnologia é utilisada quase universalmente, observa-se que ela limita as performances de novas gerações de componentes como aqueles de carbeto de silício, sendo estes mais rápidos que os componentes de silício. Sobre estes fios, incidem indutâncias parasitas elevadas que, por sua vez, causam sobretensões no momento de abertura dos transistores, aumentando sua perdas. A partir dos trabalhos de pesquisa realizados no Laboratório Ampère, estudos visam substituir estes fios por outros tipos de interconexões. Um caminho particularmente atrativo é a utilização de circuitos impressos flexíveis. Estes permitem realizar estruturas multicamadas, sendo menos indutivas. Além disso, permitem igualmente adicionar funções periféricas (circuito de comando, por exemplo) aos componentes de potência. Dessa forma, melhora-se ao mesmo tempo as performances elétricas do sistema e sua capacidade. Alguns trabalhos sobre a utilização de circuitos flexíveis já foram iniciados junto ao laboratório, sendo estes desenvolvidos com o uso de uma tecnologia de montagem própria. O tema do estágio visa melhorar certos pontos do processo de fabricação e conceber (além de fabricar) um protótipo do módulo de potência, bem como avaliar os elementos parasitas sobre o PCB flexível.
Keywords: Estágio em Engenharia Elétrica
Laboratório Ampère
Estágio na França
INSA - Lyon França
Estágio industrial
Módulo de potência
Encapsulamento
Substrato flexível
Elementos parasitas sobre PCB flexível
Transistor MOSFET
Transistor IGBT
Circuito impresso - desenho
Perdas parasitas
Software LTSpice
Modelagem de sistema
Internship in Electrical Engineering
Ampere Laboratory
Internship in France
INSA - Lyon France
Industrial stage
Power module
Encapsulation
Flexible substrate
Parasitic elements on flexible PCB
MOSFET transistor
IGBT transistor
Printed circuit - drawing
Parasitic losses
LTSpice software
System modeling
Stage en Génie Electrique
Laboratoire Ampère
Stage en France
Stade industriel
Module de puissance
Encapsulation
Substrat souple
Eléments parasites sur PCB flexible
Circuit imprimé - dessin
Pertes parasitaires
Logiciel LTSpice
Modélisation du système
???metadata.dc.subject.cnpq???: Engenharia Elétrica.
URI: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20078
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
JOÃO ANDRÉ SOARES DE OLIVEIRA - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2017.pdfJoão André Soares de Oliveira - Relatório de Estágio Eng. Elétrica 2017.3.55 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.