Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20564
Full metadata record
DC FieldValueLanguage
dc.creator.IDALMEIDA, J. P.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/4330232401991687pt_BR
dc.contributor.advisor1ARAÚJO, Jalberth Fernandes.
dc.contributor.advisor1IDARAÚJO, J. F.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/6903049112797651pt_BR
dc.contributor.referee1SANTOS JÚNIOR, Gutemberg Gonçalves dos.
dc.description.resumoEste relatório tem por objetivo apresentar as atividades, métodos e soluções utilizadas durante o estágio supervisionado realizado no Laboratório de Instrumentação e Metrologia Científicas (LIMC), no período de 28 de Junho de 2018 a 30 de Julho de 2018 sob orientação do Professor Jalberth Fernandes com carga horária de 40h semanais. O estágio consistiu da realização de um módulo didático que sintetizasse os experimentos realizados na disciplina Laboratório de Dispositivos Eletrônicos do curso de Engenharia Elétrica da Universidade Federal de Campina Grande (UFCG), incluindo a implementação de um circuito gerador de curva automático, o qual apresenta em sua saída sinais equivalentes a tensão e corrente no dispositivo semicondutor escolhido, o Transistor Bipolar de Junção, gerando sua curva característica.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleRelatório de estágio supervisionado.pt_BR
dc.date.issued2018-08
dc.description.abstractThis paper has the purpose of presenting the activites, methods and solutions used during the intern job at the Laboratório de Instrumentação e Metrologia Científicas (LIMC), by June 28, 2018 up to July 30, 2018, under Professor Jalberth Fernandes leading, with 40 hours workload. The intern labor was the making of a module which did the synthesis of the experiments done at the Dispositivos Eletrônicos class of the Electrical Engineering course at Federal University of Campina Grande (FUCG), including the implementation of an automatic curve generator circuit, which presents signals on its outputs similar to the voltage and current at the semiconductor device, the Bipolar Junction Transistor, creating its characteristic curves.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20564
dc.date.accessioned2021-08-13T18:04:49Z
dc.date.available2021-08-13
dc.date.available2021-08-13T18:04:49Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectEstágio em Engenharia Elétricapt_BR
dc.subjectLaboratório de Instrumentação e Metrologia Científica - UFCGpt_BR
dc.subjectDispositivos eletrônicospt_BR
dc.subjectInternship in Electrical Engineeringpt_BR
dc.subjectScientific Instrumentation and Metrology Laboratory - UFCGpt_BR
dc.subjectSubject Laboratory of Electronic Devices - UFCGpt_BR
dc.subjectElectronic devicespt_BR
dc.subjectDisciplina Laboratório de Dispositivos Eletrônicos - UFCGpt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorALMEIDA, Jesney Pires de.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeSupervised internship report.pt_BR
dc.identifier.citationALMEIDA, Jesney Pires de. Relatório de estágio supervisionado. 2018. 33f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2018. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20564pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
JESNEY PIRES DE ALMEIDA - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2018.pdfJesney Pires de Almeida - Relatório de Estágio Eng Elétrica 2018.1.46 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.