Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20699
Full metadata record
DC FieldValueLanguage
dc.creator.IDALENCAR, A. V.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/0848199094249449pt_BR
dc.contributor.advisor1MORAIS, Marcos Ricardo Alcântara.
dc.contributor.advisor1IDMORAIS, M. R. A.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/6425114303423453pt_BR
dc.contributor.referee1SANTOS JÚNIOR, Gutemberg Gonçalves dos.
dc.description.resumoCom o avanço da tecnologia e o limite físico que pode alcançar o tamanho dos transistores dentro de um chip, a lei de Moore começa a sofrer uma diminuição e a busca por outras formas de desempenho voltam a ter mais força. Neste cenário, temos o coprocessador vetorial, que pode ser utilizado em conjunto com um processador para aumentar a capacidade de processamento, com uma boa efficiência energética.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleRelatório de estágio.pt_BR
dc.date.issued2019-12
dc.description.abstractWith the advance of technology and the physical limit of transistor can reach, the Moore law start to lose the growth and researchs for another form of perfomance back with strength. In this scenario, we have the vector processor, which can be used together with a processor to improve the processing capacity, with a good energy effiency.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20699
dc.date.accessioned2021-08-19T17:58:47Z
dc.date.available2021-08-19
dc.date.available2021-08-19T17:58:47Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectEstágio em Engenharia Elétricapt_BR
dc.subjectEmbedded Lab - UFCGpt_BR
dc.subjectLaboratório do Embedded XMEN - UFCGpt_BR
dc.subjectLei de Moorept_BR
dc.subjectNanotecnologiapt_BR
dc.subjectCoprocessador vetorialpt_BR
dc.subjectRISCVpt_BR
dc.subjectArquiteturas vetoriaispt_BR
dc.subjectMicroarquiteturas vetoriaispt_BR
dc.subjectInternship in Electrical Engineeringpt_BR
dc.subjectEmbedded XMEN Laboratory - UFCGpt_BR
dc.subjectMoore's Lawpt_BR
dc.subjectNanotechnologypt_BR
dc.subjectVector coprocessorpt_BR
dc.subjectVector architecturespt_BR
dc.subjectVector microarchitecturespt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorALENCAR, Allender Vilar de.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeInternship report.pt_BR
dc.identifier.citationALENCAR, Allender Vilar de. Relatório de estágio. 2019. 43f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20699pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
ALLENDER VILAR DE ALENCAR - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2019.pdfAllender Vilar de Alencar - Relatório de Estágio Eng Elétrica 2019.979.35 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.