Please use this identifier to cite or link to this item:
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20733
Title: | Estágio integrado na Idea! Electronic Systems. |
Other Titles: | Internship integrated at Idea! Electronic Systems. |
???metadata.dc.creator???: | FREITAS, Érico Ramalho de. |
???metadata.dc.contributor.advisor1???: | MORAIS, Marcos Ricardo Alcântara. |
???metadata.dc.contributor.referee1???: | SANTOS JÚNIOR, Gutemberg Gonçalves dos. |
Keywords: | Estágio em Engenharia Elétrica;Idea! Electronic Systems;Fluxo de projeto;Physical Block;Circuitos digitais;Static Timing Analysis;Internship in Electrical Engineering;Project flow;Digital circuits |
Issue Date: | 9-Dec-2019 |
Publisher: | Universidade Federal de Campina Grande |
Citation: | FREITAS, Érico Ramalho de. Estágio integrado na Idea! Electronic Systems. 2019. 31f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20733 |
???metadata.dc.description.resumo???: | Este relatório tem como objetivo descrever as atividades desenvolvidas durante o período de Estágio Integrado realizado na empresa Idea! Electronic Systems do dia 03 de junho de 2019 a 03 de dezembro de 2019 totalizando uma carga horária de 960 horas. O estágio em questão foi realizado no setor de Microeletrônica da referida empresa, especificamente na área de design físico (backend), na qual foram atribuídas ao estagiário as seguintes atividades: • Estudo e familiarização com o fluxo de referência da Idea! para projeto físico dos circuitos digitais e estratégias de backend; • Estudo, através de vídeo-aulas e documentações, sobre o fluxo de desenvolvimento físico de um bloco digital; • Aplicação dos estudos no desenvolvimento de um bloco digital; • Realização e análise de temporização do ASIC a nível de topo; • Desenvolvimento de scripts para inserção de paredes isoladores em blocos digitais que possuem interface com a parte analógica do ASIC; Essas atividades foram desenvolvidas sob supervisão dos coordenadores da área de backend Davi Castro e Eduardo Schneider e do diretor de Microeletrônica Jacklyn Dias Reis, sob orientação do professor doutor Marcos Ricardo Alcântara Morais. |
Keywords: | Estágio em Engenharia Elétrica Idea! Electronic Systems Fluxo de projeto Physical Block Circuitos digitais Static Timing Analysis Internship in Electrical Engineering Project flow Digital circuits |
???metadata.dc.subject.cnpq???: | Engenharia Elétrica. |
URI: | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20733 |
Appears in Collections: | Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
ÉRICO RAMALHO DE FREITAS - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2019.pdf | Érico Ramalho de Freitas - Relatório de Estágio Eng Elétrica 2019. | 2.19 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.