Please use this identifier to cite or link to this item:
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20733
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.creator.ID | FREITAS, E. R. | pt_BR |
dc.creator.Lattes | http://lattes.cnpq.br/0934860067001000 | pt_BR |
dc.contributor.advisor1 | MORAIS, Marcos Ricardo Alcântara. | |
dc.contributor.advisor1ID | MORAIS, M. R. A. | pt_BR |
dc.contributor.advisor1Lattes | http://lattes.cnpq.br/6425114303423453 | pt_BR |
dc.contributor.referee1 | SANTOS JÚNIOR, Gutemberg Gonçalves dos. | |
dc.description.resumo | Este relatório tem como objetivo descrever as atividades desenvolvidas durante o período de Estágio Integrado realizado na empresa Idea! Electronic Systems do dia 03 de junho de 2019 a 03 de dezembro de 2019 totalizando uma carga horária de 960 horas. O estágio em questão foi realizado no setor de Microeletrônica da referida empresa, especificamente na área de design físico (backend), na qual foram atribuídas ao estagiário as seguintes atividades: • Estudo e familiarização com o fluxo de referência da Idea! para projeto físico dos circuitos digitais e estratégias de backend; • Estudo, através de vídeo-aulas e documentações, sobre o fluxo de desenvolvimento físico de um bloco digital; • Aplicação dos estudos no desenvolvimento de um bloco digital; • Realização e análise de temporização do ASIC a nível de topo; • Desenvolvimento de scripts para inserção de paredes isoladores em blocos digitais que possuem interface com a parte analógica do ASIC; Essas atividades foram desenvolvidas sob supervisão dos coordenadores da área de backend Davi Castro e Eduardo Schneider e do diretor de Microeletrônica Jacklyn Dias Reis, sob orientação do professor doutor Marcos Ricardo Alcântara Morais. | pt_BR |
dc.publisher.country | Brasil | pt_BR |
dc.publisher.department | Centro de Engenharia Elétrica e Informática - CEEI | pt_BR |
dc.publisher.initials | UFCG | pt_BR |
dc.subject.cnpq | Engenharia Elétrica. | pt_BR |
dc.title | Estágio integrado na Idea! Electronic Systems. | pt_BR |
dc.date.issued | 2019-12-09 | |
dc.identifier.uri | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20733 | |
dc.date.accessioned | 2021-08-20T17:34:18Z | |
dc.date.available | 2021-08-20 | |
dc.date.available | 2021-08-20T17:34:18Z | |
dc.type | Trabalho de Conclusão de Curso | pt_BR |
dc.subject | Estágio em Engenharia Elétrica | pt_BR |
dc.subject | Idea! Electronic Systems | pt_BR |
dc.subject | Fluxo de projeto | pt_BR |
dc.subject | Physical Block | pt_BR |
dc.subject | Circuitos digitais | pt_BR |
dc.subject | Static Timing Analysis | pt_BR |
dc.subject | Internship in Electrical Engineering | pt_BR |
dc.subject | Project flow | pt_BR |
dc.subject | Digital circuits | pt_BR |
dc.rights | Acesso Aberto | pt_BR |
dc.creator | FREITAS, Érico Ramalho de. | |
dc.publisher | Universidade Federal de Campina Grande | pt_BR |
dc.language | por | pt_BR |
dc.title.alternative | Internship integrated at Idea! Electronic Systems. | pt_BR |
dc.identifier.citation | FREITAS, Érico Ramalho de. Estágio integrado na Idea! Electronic Systems. 2019. 31f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20733 | pt_BR |
Appears in Collections: | Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
ÉRICO RAMALHO DE FREITAS - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2019.pdf | Érico Ramalho de Freitas - Relatório de Estágio Eng Elétrica 2019. | 2.19 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.