Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849
Title: Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm.
Other Titles: Cadence Virtuoso Tutorial for CMHV7SF 180 nm technology.
???metadata.dc.creator???: RAMOS, Moabe Rodrigues.
???metadata.dc.contributor.advisor1???: FREIRE, Raimundo Carlos Silvério.
???metadata.dc.contributor.referee1???: LUCIANO, Benedito Antonio.
Keywords: Estágio em Engenharia Elétrica;Cadence Virtuoso;Tecnologia CMHV7SF 180 nm;Disciplina Estrutura e Concepção de Circuitos Integrados - UFCG;Inversor digital CMOS;Biblioteca de projetos;Simulações transitórios;Teste de DRC;Teste de LVS;Internship in Electrical Engineering;Cadence Virtuoso;CMHV7SF 180nm technology;Subject Structure and Design of Integrated Circuits - UFCG;Digital CMOS Inverter;Project library;Transient simulations;DRC Test;LVS Test
Issue Date: Jul-2019
Publisher: Universidade Federal de Campina Grande
Citation: RAMOS, Moabe Rodrigues. Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm. 2019. 49f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849
???metadata.dc.description.resumo???: Para ajudar na orientação dos alunos da disciplina de Estrutura e Concepção de Circuitos Integrados, foi elaborado um Tutorial do Cadence Virtuoso explicando passo a passo um projeto de circuito integrado de um Inversor Digital CMOS. Neste relatório é apresentado como criar uma biblioteca, passando por projeto de um esquemático, como testar o circuito realizando simulações trasitórios e CC, e como montar o leiaute e verificar o projeto utilizando os teste de DRC e LVS. No final é apresentando um projeto de um filtro passa-baixas com o objetivo de demonstrar como é feito uma análise CA.
Abstract: In order to assist in the orientation of the students orientation of the Integrated Circuits Design discipline, a Tutorial of Cadence Virtuoso was developed, with the objective to presenting the procedures step by step in the circuit design of a CMOS Digital Inverter. This report explains how to create a library, designing a schematic, how to test the circuit by performing transient and DC simulations, and how to assemble the layout and check the design using the DRC and LVS tests. At the end, a project of a low-pass filter is presented, in order to demonstrate how an AC analysis is done.
Keywords: Estágio em Engenharia Elétrica
Cadence Virtuoso
Tecnologia CMHV7SF 180 nm
Disciplina Estrutura e Concepção de Circuitos Integrados - UFCG
Inversor digital CMOS
Biblioteca de projetos
Simulações transitórios
Teste de DRC
Teste de LVS
Internship in Electrical Engineering
Cadence Virtuoso
CMHV7SF 180nm technology
Subject Structure and Design of Integrated Circuits - UFCG
Digital CMOS Inverter
Project library
Transient simulations
DRC Test
LVS Test
???metadata.dc.subject.cnpq???: Engenharia Elétrica.
URI: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
MOABE RODRIGUES RAMOS - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2019.pdfMoabe Rodrigues Ramos - Relatório de Estágio Eng. Elétrica 2019.1.63 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.