Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849
Full metadata record
DC FieldValueLanguage
dc.creator.IDRAMOS, M. R.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/1728311941410572pt_BR
dc.contributor.advisor1FREIRE, Raimundo Carlos Silvério.
dc.contributor.advisor1IDFREIRE, R. C. S.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/4016576596215504pt_BR
dc.contributor.referee1LUCIANO, Benedito Antonio.
dc.contributor.referee1IDLUCIANO, B. A.pt_BR
dc.description.resumoPara ajudar na orientação dos alunos da disciplina de Estrutura e Concepção de Circuitos Integrados, foi elaborado um Tutorial do Cadence Virtuoso explicando passo a passo um projeto de circuito integrado de um Inversor Digital CMOS. Neste relatório é apresentado como criar uma biblioteca, passando por projeto de um esquemático, como testar o circuito realizando simulações trasitórios e CC, e como montar o leiaute e verificar o projeto utilizando os teste de DRC e LVS. No final é apresentando um projeto de um filtro passa-baixas com o objetivo de demonstrar como é feito uma análise CA.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleTutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm.pt_BR
dc.date.issued2019-07
dc.description.abstractIn order to assist in the orientation of the students orientation of the Integrated Circuits Design discipline, a Tutorial of Cadence Virtuoso was developed, with the objective to presenting the procedures step by step in the circuit design of a CMOS Digital Inverter. This report explains how to create a library, designing a schematic, how to test the circuit by performing transient and DC simulations, and how to assemble the layout and check the design using the DRC and LVS tests. At the end, a project of a low-pass filter is presented, in order to demonstrate how an AC analysis is done.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849
dc.date.accessioned2021-08-26T16:41:31Z
dc.date.available2021-08-26
dc.date.available2021-08-26T16:41:31Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectEstágio em Engenharia Elétricapt_BR
dc.subjectCadence Virtuosopt_BR
dc.subjectTecnologia CMHV7SF 180 nmpt_BR
dc.subjectDisciplina Estrutura e Concepção de Circuitos Integrados - UFCGpt_BR
dc.subjectInversor digital CMOSpt_BR
dc.subjectBiblioteca de projetospt_BR
dc.subjectSimulações transitóriospt_BR
dc.subjectTeste de DRCpt_BR
dc.subjectTeste de LVSpt_BR
dc.subjectInternship in Electrical Engineeringpt_BR
dc.subjectCadence Virtuosopt_BR
dc.subjectCMHV7SF 180nm technologypt_BR
dc.subjectSubject Structure and Design of Integrated Circuits - UFCGpt_BR
dc.subjectDigital CMOS Inverterpt_BR
dc.subjectProject librarypt_BR
dc.subjectTransient simulationspt_BR
dc.subjectDRC Testpt_BR
dc.subjectLVS Testpt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorRAMOS, Moabe Rodrigues.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeCadence Virtuoso Tutorial for CMHV7SF 180 nm technology.pt_BR
dc.identifier.citationRAMOS, Moabe Rodrigues. Tutorial Cadence Virtuoso para a tecnologia CMHV7SF 180 nm. 2019. 49f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20849pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
MOABE RODRIGUES RAMOS - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2019.pdfMoabe Rodrigues Ramos - Relatório de Estágio Eng. Elétrica 2019.1.63 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.