Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20865
Title: Laboratório EMBEDDED.
Other Titles: EMBEDDED laboratory.
???metadata.dc.creator???: OLIVEIRA, Thiago Morais de.
???metadata.dc.contributor.advisor1???: MORAIS, Marcos Ricardo Alcântara.
???metadata.dc.contributor.referee1???: SANTOS JÚNIOR, Gutemberg Gonçalves dos.
Keywords: Estágio em Engenharia Elétrica;Laboratório EMBEDDED - UFCG;Laboratório de Sistemas embarcados e Computação Pervasiva - UFCG;IP-XACT;Integração de Ips;Protocolo SPI;Kactus2;Laboratório X-MEN;Internship in Electrical Engineering;EMBEDDED Laboratory - UFCG;Laboratory of Embedded Systems and Pervasive Computing - UFCG;Ips Integration;SPI Protocol;X-MEN laboratory
Issue Date: Dec-2019
Publisher: Universidade Federal de Campina Grande
Citation: OLIVEIRA, Thiago Morais de. Laboratório EMBEDDED. 2019. 50f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20865
???metadata.dc.description.resumo???: Este relatório apresenta as atividades realizadas pelo aluno graduando Thiago Morais de Oliveira durante o período de estágio supervisionado exercido no Laboratório Embedded, localizado no Departamento de Engenharia Elétrica da Universidade Federal de Campina Grande. Os trabalhos tiveram como objetivo principal integrar IPs utilizando o padrão IP-XACT através a ferramenta Kactus2, possibilitando o reúso e modularização das instâncias. Para isso, foram feitas pesquisas bibliográficas acerca padrão IEEE 1685 assim como implementações e experimentos com o software escolhido. Além da geração de um componente através da HDL, a realização dos testes envolveu a implementação de um protocolo de comunicação SPI e a integração dos componentes básicos de uma CPU. A metodologia de integração da ferramenta foi capaz de gerar um verilog sintetizável das instâncias corretamente, segundo os esquemas XML dos componentes.
Abstract: This report presents the activities performed by the student Thiago Morais de Oliveira during the supervised internship at the Embedded Laboratory, located in the Department of Electrical Engineering of the Federal University of Campina Grande. The main objective of the works was IP integration using the IP-XACT standard through the Kactus2 tool, enabling the instances reuse and modularization. To this end, we conducted bibliographic research on the IEEE 1685 standard as well as implementations and experiments with the chosen software. In addition to the generation of a component through HDL, the tests involved implementing an SPI communication protocol and a CPU basic components integrating. The tool integration methodology was able to generate a synthesizable verilog of the instances correctly, according to the XML schemas of the components.
Keywords: Estágio em Engenharia Elétrica
Laboratório EMBEDDED - UFCG
Laboratório de Sistemas embarcados e Computação Pervasiva - UFCG
IP-XACT
Integração de Ips
Protocolo SPI
Kactus2
Laboratório X-MEN
Internship in Electrical Engineering
EMBEDDED Laboratory - UFCG
Laboratory of Embedded Systems and Pervasive Computing - UFCG
Ips Integration
SPI Protocol
X-MEN laboratory
???metadata.dc.subject.cnpq???: Engenharia Elétrica.
URI: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20865
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
THIAGO MORAIS DE OLIVEIRA - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2019.pdfThiago Morais de Oliveira - Relatório de Estágio Eng. Elétrica 2019. 704.86 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.