Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20865
Full metadata record
DC FieldValueLanguage
dc.creator.IDOLIVEIRA, T. M.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/7493863337729267pt_BR
dc.contributor.advisor1MORAIS, Marcos Ricardo Alcântara.
dc.contributor.advisor1IDMORAIS, M. R. A.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/6425114303423453pt_BR
dc.contributor.referee1SANTOS JÚNIOR, Gutemberg Gonçalves dos.
dc.contributor.referee1IDSANTOS JÚNIOR, G. G.pt_BR
dc.description.resumoEste relatório apresenta as atividades realizadas pelo aluno graduando Thiago Morais de Oliveira durante o período de estágio supervisionado exercido no Laboratório Embedded, localizado no Departamento de Engenharia Elétrica da Universidade Federal de Campina Grande. Os trabalhos tiveram como objetivo principal integrar IPs utilizando o padrão IP-XACT através a ferramenta Kactus2, possibilitando o reúso e modularização das instâncias. Para isso, foram feitas pesquisas bibliográficas acerca padrão IEEE 1685 assim como implementações e experimentos com o software escolhido. Além da geração de um componente através da HDL, a realização dos testes envolveu a implementação de um protocolo de comunicação SPI e a integração dos componentes básicos de uma CPU. A metodologia de integração da ferramenta foi capaz de gerar um verilog sintetizável das instâncias corretamente, segundo os esquemas XML dos componentes.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleLaboratório EMBEDDED.pt_BR
dc.date.issued2019-12
dc.description.abstractThis report presents the activities performed by the student Thiago Morais de Oliveira during the supervised internship at the Embedded Laboratory, located in the Department of Electrical Engineering of the Federal University of Campina Grande. The main objective of the works was IP integration using the IP-XACT standard through the Kactus2 tool, enabling the instances reuse and modularization. To this end, we conducted bibliographic research on the IEEE 1685 standard as well as implementations and experiments with the chosen software. In addition to the generation of a component through HDL, the tests involved implementing an SPI communication protocol and a CPU basic components integrating. The tool integration methodology was able to generate a synthesizable verilog of the instances correctly, according to the XML schemas of the components.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20865
dc.date.accessioned2021-08-26T19:24:58Z
dc.date.available2021-08-26
dc.date.available2021-08-26T19:24:58Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectEstágio em Engenharia Elétricapt_BR
dc.subjectLaboratório EMBEDDED - UFCGpt_BR
dc.subjectLaboratório de Sistemas embarcados e Computação Pervasiva - UFCGpt_BR
dc.subjectIP-XACTpt_BR
dc.subjectIntegração de Ipspt_BR
dc.subjectProtocolo SPIpt_BR
dc.subjectKactus2pt_BR
dc.subjectLaboratório X-MENpt_BR
dc.subjectInternship in Electrical Engineeringpt_BR
dc.subjectEMBEDDED Laboratory - UFCGpt_BR
dc.subjectLaboratory of Embedded Systems and Pervasive Computing - UFCGpt_BR
dc.subjectIps Integrationpt_BR
dc.subjectSPI Protocolpt_BR
dc.subjectX-MEN laboratorypt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorOLIVEIRA, Thiago Morais de.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeEMBEDDED laboratory.pt_BR
dc.identifier.citationOLIVEIRA, Thiago Morais de. Laboratório EMBEDDED. 2019. 50f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20865pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
THIAGO MORAIS DE OLIVEIRA - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2019.pdfThiago Morais de Oliveira - Relatório de Estágio Eng. Elétrica 2019. 704.86 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.