Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20891
Title: Relatório de estágio supervisionado Laboratório Xmen: adaptação da arquitetura Ariane RISC-V a instruções de manipulação de bits.
Other Titles: Supervised Internship Report Xmen Lab: Adaptation of the Ariane RISC-V architecture to bit manipulation instructions.
???metadata.dc.creator???: QUEIROZ NETO, Abdias Aires de.
???metadata.dc.contributor.advisor1???: SANTOS JÚNIOR, Gutemberg Gonçalves dos.
???metadata.dc.contributor.referee1???: MORAIS, Marcos Ricardo Alcântara.
Keywords: Estágio em Engenharia Elétrica;Laboratório X-men;Arquitetura Ariane RISC-V;Manipulação de bits;Design digital;Bitmnip;Internship in Electrical Engineering;X-men laboratory;Ariane RISC-V Architecture;Bit manipulation;Digital design;Bitmnip
Issue Date: Feb-2020
Publisher: Universidade Federal de Campina Grande
Citation: QUEIIROZ NETO, Abdias Aires de. Relatório de estágio supervisionado Laboratório Xmen: adaptação da arquitetura Ariane RISC-V a instruções de manipulação de bits. 2020. 29f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2020. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20891
???metadata.dc.description.resumo???: O presente relatório descreve as atividades realizadas por Abdias Aires de Queiroz Neto, estudante de Engenharia Elétrica na Universidade Federal de Cam- pina Grande, durante um estágio no Laboratório Embedded/Xmen, entre 9 de Ja- neiro e 11 de Fevereiro de 2020. O trabalho consistiu em adaptar a arquitetura do processador Ariane RISC-V a um subconjunto de instruções da extensão RISC-V Bitmanip, que estava em fase de desenvolvimento.
Abstract: This report describes the activities executed by the intern Abdias Aires de Queiroz Neto, student of Electrical Engineering at Universidade Federal de Camp- ina Grande, during an internship performed at the Embedded/Xmen Laboratory between January 9th and February 11th of 2020. The objective of the internship was to adapt the Ariane RISC-V processor’s architecture to make it capable of processing instructions of the RISC-V Bitmanip extension, which was in state of development.
Keywords: Estágio em Engenharia Elétrica
Laboratório X-men
Arquitetura Ariane RISC-V
Manipulação de bits
Design digital
Bitmnip
Internship in Electrical Engineering
X-men laboratory
Ariane RISC-V Architecture
Bit manipulation
Digital design
Bitmnip
???metadata.dc.subject.cnpq???: Engenharia Elétrica.
URI: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20891
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
ABDIAS AIRES DE QUEIROZ NETO - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2020.pdfAbdias Aires de Queiroz Neto - Relatório de Estágio Eng. Elétrica 2020.518.96 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.