Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20891
Full metadata record
DC FieldValueLanguage
dc.creator.IDQUEIROZ NETO, A. Apt_BR
dc.creator.Latteshttp://lattes.cnpq.br/2277494609703334pt_BR
dc.contributor.advisor1SANTOS JÚNIOR, Gutemberg Gonçalves dos.
dc.contributor.advisor1IDSANTOS JÚNIOR, G. Gpt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/0204301941083935pt_BR
dc.contributor.referee1MORAIS, Marcos Ricardo Alcântara.
dc.contributor.referee1IDMORAIS, M. R. A.pt_BR
dc.description.resumoO presente relatório descreve as atividades realizadas por Abdias Aires de Queiroz Neto, estudante de Engenharia Elétrica na Universidade Federal de Cam- pina Grande, durante um estágio no Laboratório Embedded/Xmen, entre 9 de Ja- neiro e 11 de Fevereiro de 2020. O trabalho consistiu em adaptar a arquitetura do processador Ariane RISC-V a um subconjunto de instruções da extensão RISC-V Bitmanip, que estava em fase de desenvolvimento.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleRelatório de estágio supervisionado Laboratório Xmen: adaptação da arquitetura Ariane RISC-V a instruções de manipulação de bits.pt_BR
dc.date.issued2020-02
dc.description.abstractThis report describes the activities executed by the intern Abdias Aires de Queiroz Neto, student of Electrical Engineering at Universidade Federal de Camp- ina Grande, during an internship performed at the Embedded/Xmen Laboratory between January 9th and February 11th of 2020. The objective of the internship was to adapt the Ariane RISC-V processor’s architecture to make it capable of processing instructions of the RISC-V Bitmanip extension, which was in state of development.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20891
dc.date.accessioned2021-08-27T18:14:24Z
dc.date.available2021-08-27
dc.date.available2021-08-27T18:14:24Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectEstágio em Engenharia Elétricapt_BR
dc.subjectLaboratório X-menpt_BR
dc.subjectArquitetura Ariane RISC-Vpt_BR
dc.subjectManipulação de bitspt_BR
dc.subjectDesign digitalpt_BR
dc.subjectBitmnippt_BR
dc.subjectInternship in Electrical Engineeringpt_BR
dc.subjectX-men laboratorypt_BR
dc.subjectAriane RISC-V Architecturept_BR
dc.subjectBit manipulationpt_BR
dc.subjectDigital designpt_BR
dc.subjectBitmnippt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorQUEIROZ NETO, Abdias Aires de.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeSupervised Internship Report Xmen Lab: Adaptation of the Ariane RISC-V architecture to bit manipulation instructions.pt_BR
dc.identifier.citationQUEIIROZ NETO, Abdias Aires de. Relatório de estágio supervisionado Laboratório Xmen: adaptação da arquitetura Ariane RISC-V a instruções de manipulação de bits. 2020. 29f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2020. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20891pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
ABDIAS AIRES DE QUEIROZ NETO - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2020.pdfAbdias Aires de Queiroz Neto - Relatório de Estágio Eng. Elétrica 2020.518.96 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.