Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/2146
Full metadata record
DC FieldValueLanguage
dc.creator.IDSILVEIRA, G. S.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/2934289095298260pt_BR
dc.contributor.advisor1MELCHER, Elmar Uwe Kurt.-
dc.contributor.advisor1IDMELCHER, E. U. K.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/2995510206880397pt_BR
dc.contributor.referee1LIMA, Antonio Marcos Nogueira.-
dc.contributor.referee2BARROS, Edna Natividade da Silva.-
dc.contributor.referee3CARVALHO, João Marques de.-
dc.contributor.referee4ARAÚJO, Guido Costa Souza de.-
dc.contributor.referee5ARAÚJO, Joseana Macedo Fechine Regis de.-
dc.description.resumoA indústria de semicondutores tem investido fortemente no desenvolvimento de sistemas complexos em um único chip, conhecidos como SoC (System-on-Chip). Com os diversos recursos adicionados ao SoC, ocorreu o aumento da complexidade no fluxo de desenvolvimento, principalmente no processo de verificação e um aumento do seu consumo energético. Entretanto, nos últimos anos, aumentou a preocupação com a energia consumida por dispositivos eletrônicos. Dentre as diversas técnicas utilizadas para reduzir o consumo de energia, Power Gating tem se destacado pela sua eficiência. Ultimamente, o processo de verificação dessa técnica vem sendo executado no nível de abstração RTL (Register TransferLevel), com base nas tecnologias CPF (Common Power Format) e UPF (Unified Power Format). De acordo com a literatura, as tecnologias que oferecem suporte a CPF e UPF, e baseadas em simulações, limitam a verificação até o nível de abstração RTL. Nesse nível, a técnica de Power Gating proporciona um considerável aumento na complexidade do processo de verificação dos atuais SoC. Diante desse cenário, o objetivo deste trabalho consiste em uma abordagem metodológica para a verificação funcional no nível ESL (Electronic System-Level) e RTL de circuitos digitais que empregam a técnica de Power Gating, utilizando uma versão modificada do simulador OSCI (Open SystemC Initiative). Foram realizados quatro estudos de caso e os resultados demonstraram a eficácia da solução proposta.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.programPÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICApt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleUma abordagem para suporte à verificação funcional no nível de sistema aplicada a circuitos digitais que empregam a técnica Power Gating.pt_BR
dc.date.issued2012-08-10-
dc.description.abstractThe semiconductor industry has strongly invested in the development of complex systems on a single chip, known as System-on-Chip (SoC), which are extensively used in portable devices. With the many features added to SoC, there has been an increase of complexity in the development flow, especially in the verification process, and an increase in SoC power consumption. However, in recent years, the concern about power consumption of electronic devices, has increased. Among the different techniques to reduce power consumption, Power Gating has been highlighted for its efficiency. Lately, the verification process of this technique has been executed in Register Transfer-Level (RTL) abstraction, based on Common Power Format (CPF) and Unified Power Format (UPF) . The simulators which support CPF and UPF limit the verification to RTL level or below. At this level, Power Gating accounts for a considerable increase in complexity of the SoC verification process. Given this scenario, the objective of this work consists of an approach to perform the functional verification of digital circuits containing the Power Gating technique at the Electronic System Level (ESL) and at the Register Transfer Level (RTL), using a modified Open SystemC Initiative (OSCI) simulator. Four case studies were performed and the results demonstrated the effectiveness of the proposed solution.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/2146-
dc.date.accessioned2018-11-07T17:16:29Z-
dc.date.available2018-11-07-
dc.date.available2018-11-07T17:16:29Z-
dc.typeTesept_BR
dc.subjectAvaliação de Softwarept_BR
dc.subjectVerificação Funcionalpt_BR
dc.subjectCircuitos Digitaispt_BR
dc.subjectPower Gatingpt_BR
dc.subjectNível de Abstração RTLpt_BR
dc.subjectRegister Transfer Levelpt_BR
dc.subjectTecnologias CPFpt_BR
dc.subjectCommon Power Formatpt_BR
dc.subjectSimulador OSCIpt_BR
dc.subjectOpen SystemC Initiative Simulatorpt_BR
dc.subjectRedução de Consumo de Energiapt_BR
dc.subjectFunctional Verification - Circuitspt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorSILVEIRA, George Sobral.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeAn approach to support the system-level functional verification applied to digital circuits employing the Power Gating technique.pt_BR
dc.description.sponsorshipCapespt_BR
dc.identifier.citationSILVEIRA, George Sobral. Uma abordagem para suporte à verificação funcional no nível de sistema aplicada a circuitos digitais que empregam a técnica Power Gating. 2012. 135 f. (Tese de Doutorado em Engenharia Elétrica), Programa de Pós-graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2012.pt_BR
Appears in Collections:Doutorado em Engenharia Elétrica.

Files in This Item:
File Description SizeFormat 
GEORGE SOBRAL SILVEIRA - TESE PPGEE 2012.pdfGeorge Sobral Silveira - Tese PPGEE 20123.4 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.