Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/26993
Full metadata record
DC FieldValueLanguage
dc.creator.IDFELINTO, A. S.pt_BR
dc.creator.IDFELINTO, ALAN S.pt_BR
dc.creator.IDFELINTO, ALAN.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/0472663717988813pt_BR
dc.contributor.advisor1JACOBINA, Cursino Brandão.-
dc.contributor.advisor1IDJACOBINA, C. B.pt_BR
dc.contributor.advisor1IDJACOBINA, CURSINO BRANDAO.pt_BR
dc.contributor.advisor1IDBRANDAO JACOBINA.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/0261885352003041pt_BR
dc.contributor.advisor2CARLOS, Gregory Arthur de Almeida.-
dc.contributor.advisor2IDCARLOS, G. A. A.pt_BR
dc.contributor.advisor2IDDE ALMEIDA CARLOS.pt_BR
dc.contributor.advisor2IDGREGORY A.pt_BR
dc.contributor.advisor2Latteshttp://lattes.cnpq.br/4976542803553991pt_BR
dc.contributor.referee1CORRÊA, Maurício Beltrão de Rossiter.-
dc.contributor.referee1IDCORRÊA, M. B. R.pt_BR
dc.contributor.referee1IDCorrea, M.pt_BR
dc.contributor.referee1IDCORREA, MAURICIO.pt_BR
dc.contributor.referee1Latteshttp://lattes.cnpq.br/0041843905239864pt_BR
dc.contributor.referee2OLIVEIRA, Talvanes Meneses.-
dc.contributor.referee2IDOLIVEIRA, Talvanes Meneses.pt_BR
dc.contributor.referee2Latteshttp://lattes.cnpq.br/8792882556721802pt_BR
dc.description.resumoNeste trabalho, um estudo sobre três topologias de conversores trifásicos multiníveis em cascata é realizado. Nos conversores estudados, algumas células possuem, em seus barramentos CC, capacitores flutuantes, ou seja, tais barramentos não são alimentados por nenhuma fonte nem alimentam qualquer carga. Nos casos dos retificadores, são estudadas duas topologias: um retificador de nove braços, aqui denominado de HY6L, e um retificador com terminais abertos (open-end) de seis braços, aqui denominado 6LC. Além disso é analisada uma topologia de compensador série de 9 braços, aqui denominada de 9L-SC. São apresentados o modelo, estratégias de modulação por largura de pulso (PWM) e de controle para os conversores, bem como resultados de simulação e experimentais para fins de validação. São propostas estratégias de controle para as tensões dos capacitores flutuantes em cada topologia, buscando garantir o controle das tensões nos capacitores flutuantes com a mínima alteração na otimização dos níveis da tensão de saída. Além disso, apresentam-se cenários que permitem um melhor aproveitamento da tensão do conversor, reduzindo a limitação no índice de modulação máximo, inerente ao uso de capacitores flutuantes. Tais cenários consideram tensões na rede contendo harmônicos e desbalanceamentos, para o caso dos retificadores. Para o compensador série é apresentada uma técnica de compensação que possibilita aumentar o índice de modulação máximo. Os conversores estudados são comparados com topologias convencionais por meio de figuras de mérito como distorção harmônica total, perdas nos semicondutores e frequência média de chaveamento.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.programPÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICApt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétricapt_BR
dc.titleConversores multiníveis em cascata com capacitores flutuantes.pt_BR
dc.date.issued2018-08-06-
dc.description.abstractIn this work, three topologies of three-phase multilevel cascaded converters were studied. In the studied converters some cells have floating capacitors on their DC-links, that is, these DC-links are not fed directly by any source and they do not fed any load. In the rectifiers cases, two topologies are studied: a nine-leg rectifier, here named HY6L, and an open-end sixleg rectifier, here named 6LC. Besides, a nine-leg topology of series compensator (here named 9L-SC) is analysed. Converters model, control strategy and pulse-width modulation (PWM) are presented, an also simulation and experimental results for validation purposes. Control strategies for the voltages of floating capacitors are proposed for each topology, aiming to guarantee the voltage regulation with minimum change in the level optimization of the output voltage. Besides, scenarios that allow the converter to increase the maximum modulation index are considered. These scenarios reduce the modulation index limitation that naturally exists when floating capacitors are used. These scenarios consider grid voltage non-sinusoidal or unbalanced for rectifiers. Besides, it is presented a voltage compensation technique that allows increasing the maximum modulation index in series compensator topology. Studied converters are compared with conventional topologies by means of total harmonic distortion (THD), semiconductor losses and average switching frequencypt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/26993-
dc.date.accessioned2022-09-06T20:32:18Z-
dc.date.available2022-09-06-
dc.date.available2022-09-06T20:32:18Z-
dc.typeDissertaçãopt_BR
dc.subjectConversores multiníveispt_BR
dc.subjectCapacitores flutuantespt_BR
dc.subjectControle de barramentos CCpt_BR
dc.subjectRetificadorespt_BR
dc.subjectLevel-shifted PWMpt_BR
dc.subjectMultilevel converterspt_BR
dc.subjectFloating capacitorspt_BR
dc.subjectDC bus controlpt_BR
dc.subjectRectifierspt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorFELINTO, Alan Santana.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeCascade multilevel converters with floating capacitors.pt_BR
dc.identifier.citationFELINTO, Alan Santana. Conversores multiníveis em cascata com capacitores flutuantes. 2018. 104 fl. Dissertação (Mestrado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2018.pt_BR
Appears in Collections:Mestrado em Engenharia Elétrica.

Files in This Item:
File Description SizeFormat 
ALAN SANTANA FELINTO - DISSERTAÇÃO (PPGEE) 2018.pdfAlan Santana Felinto - Dissertação (PPGEE) 2018.12.01 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.