Please use this identifier to cite or link to this item:
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/3132
Title: | Síntese de supervisores através de verificação de modelo. |
Other Titles: | Synthesis of supervisors through model verification. |
???metadata.dc.creator???: | BASTOS, Wellington de Araújo. |
???metadata.dc.contributor.advisor1???: | PERKUSICH, Angelo. |
???metadata.dc.contributor.referee1???: | LIMA, Antonio Marcos Nogueira. |
???metadata.dc.contributor.referee2???: | BARROSO, Giovani Cordeiro. |
Keywords: | Redes de Petri;Teoria de controle supervisório;Síntese de supervisores - sistemas;Explosão de estados - sistemas;Sistemas a eventos discretos;Verificação simbólica de modelos - sistemas;Pragramming Enviroment based Petri Nets) - PEP;Simbolic Model Verifier) - SMV;Diagrama de Decisão Binário Ordenado - OBDD;Supervisor for discrete event systems;Symbolic model checking;Supervisory control theory;Petri nets;Modelagem de buffers;Algoritmo de verificação de modelos |
Issue Date: | 10-May-1999 |
Publisher: | Universidade Federal de Campina Grande |
Citation: | BASTOS, Wellington de Araújo. Síntese de supervisores através de verificação de modelo. 1999. 108f. (Dissertação de Mestrado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Ciências e Tecnologia , Universidade Federal da Paraíba - Campus II - Campina Grande – Brasil, 1999. |
???metadata.dc.description.resumo???: | As redes de Petri têm sido amplamente empregadas para modelagem, análise e controle de sistemas a eventos discretos. Atualmente muitos autores têm empregado a teoria de controle supervisório em conjunto com as redes de Petri, com o objetivo de buscar uma solução para a síntese de supervisores para sistemas a eventos discretos. Algumas destas abordagens solucionam o problema da síntese de supervisores, no entanto, enfrentam o problema da explosão de estados. Este trabalho introduz um algoritmo de síntese de supervisor para sistemas a eventos discretos, que baseia-se na verificação simbólica de modelos. O Algoritmo é validado através da utilização de duas ferramentas computacionais o PEP (Pragramming Enviroment based Petri Nets) e SMV (Simbolic Model Verifier). A verificação de modelo é realizada com base na redução da representação do espaço de estado através de Diagrama de Decisão Binário Ordenado (OBDD), que possibilita uma representação muito compacta de espaços de estados definidas por expressões booleanas. Neste trabalho os casos estudados são sistemas de produção. |
Abstract: | Petri nets have been extensively used to the modeling, analysis and control of discrete event systems. Nowadays different researchers use supervisory control theory together with aiming at the synthesis of supervisors for discrete event systems. Many approaches have been proposed in order to solve the synthesis problem, but all them face the problem of state explosion. This work introduces an algorithm to the synthesis of the supervisor for discrete event systems based on symbolic model checking. The introduced algorithm is validated using two different computational tools, namely PEP (Pragramming Enviroment based Petri Nets) and SMV (Simbolic Model Verifier). Model checking is carried on based on a Ordered Binary Decision Diagrams, that allow a compact representation of the state space based on boolean expressions. Also, in this work we apply the algorithm to two different production systems examples. |
Keywords: | Redes de Petri Teoria de controle supervisório Síntese de supervisores - sistemas Explosão de estados - sistemas Sistemas a eventos discretos Verificação simbólica de modelos - sistemas Pragramming Enviroment based Petri Nets) - PEP Simbolic Model Verifier) - SMV Diagrama de Decisão Binário Ordenado - OBDD Supervisor for discrete event systems Symbolic model checking Supervisory control theory Petri nets Modelagem de buffers Algoritmo de verificação de modelos |
???metadata.dc.subject.cnpq???: | Engenharia Elétrica. |
URI: | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/3132 |
Appears in Collections: | Mestrado em Engenharia Elétrica. |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
WELLINGTON DE ARAÚJO BASTOS - DISSERTAÇÃO PPGEE 1999.pdf | Wellington de Araújo Bastos - Dissertação PPGEE 1999 | 10.55 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.