Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/34822
Title: Relatório de Estágio Supervisionado: Laboratório de Sistemas Embarcados e Computação Pervasiva-Embedded.
Other Titles: Supervised Internship Report: Embedded Systems and Pervasive Computing Laboratory-Embedded.
???metadata.dc.creator???: GOMES, João Pedro Melquiades.
???metadata.dc.contributor.advisor1???: SANTOS JÚNIOR, Gutemberg Gonçalves dos.
???metadata.dc.contributor.referee1???: MORAIS, Marcos Ricardo Alcântara de.
Keywords: AMS;Circuitos Mistos;Verificação;System Verilog;UVM;Mixed Circuits;Verification
Issue Date: 16-Nov-2023
Publisher: Universidade Federal de Campina Grande
Citation: GOMES, João Pedro Melquiades. Relatório de Estágio Supervisionado: Laboratório de Sistemas Embarcados e Computação Pervasiva-Embedded. 2023. 48 f. Relatório de Estágio (Bacharelado em Engenharia Elétrica) - Universidade Federal de Campina Grande, Centro de Engenharia Elétrica e Informática, Campina Grande, Paraíba, Brasil, 2023.
???metadata.dc.description.resumo???: A grande maioria dos circuitos integrados existentes atualmente são compostos por partes analógicas e partes digitais, caracterizando o que é denominado de design AMS. Entretanto, não existe ainda um padrão definido sobre a melhor forma de se verificar tais designs, com cada empresa tendo sua própria solução para o problema. Com isso, foi feita durante esse trabalho uma investigação e implementação de um ambiente UVM que consiga lidar com circuitos mistos, com base principalmente nos trabalhos em desenvolvimento do grupo de trabalho UVM-AMS que busca desenvolver um padrão universal de verificação para tais circuitos. O ambiente foi concebido através de uma abordagem que se aproxima bastante do exposto pelo grupo e que consegue lidar com diferentes formatos de designs mistos, demonstrando sua funcionalidade e potencial aplicação na indústria.
Abstract: The vast majority of currently existing integrated circuits are composed of analog and digital parts, featuring what is called AMS design. Therefore, there is still no deĄned standard on the best way to verify such designs, with each company having its own solution to the problem. With this, during this work, an UVM environment was investigated and implemented so it can deal with mixed circuits, based mainly on the work in development of the UVM-AMS working group that is developing a universal veriĄcation standard for such circuits. A environment was conceived through an approach that closely aligns with what the group presented and manages different formats of mixed designs, demonstrating its functionality and potential application in the industry.
Keywords: AMS
Circuitos Mistos
Verificação
System Verilog
UVM
Mixed Circuits
Verification
???metadata.dc.subject.cnpq???: Engenharia Elétrica
URI: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/34822
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
JOÃO PEDRO MELQUIADES GOMES-RELATÓRIO DE ESTÁGIO-CEEI-ENGENHARIA ELÉTRICA (2023).pdf2.41 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.