Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/3726
Full metadata record
DC FieldValueLanguage
dc.creator.IDLIMA JÚNIOR, L. F.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/6402354858194500pt_BR
dc.contributor.advisor1CAVALCANTI, Antonio Carlos.-
dc.contributor.advisor1IDCAVALCANTI, A. C.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/0175462550826005pt_BR
dc.contributor.referee1GIOZZA, Willian Ferreira.-
dc.contributor.referee2FERNEDA, Edilson.-
dc.contributor.referee3BARROS, Edna Natividade da Silva.-
dc.description.resumoEste trabalho apresenta um sistema de pré-posicionamento de células em circuitos VLSI standard-cells, construído com base na técnica mincut de particionamento. Esse sistema pré-posicionador foi integrado à ferramenta de posicionamento automático SCP da cadeia ALLIANCE, que utiliza a técnica simulated annealing, para compor uma nova forma de posicionamento, baseada na conjugação das duas técnicas: mincut no pré-posicionamento e simulated annealing no posicionamento efetivo das células.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.programPÓS-GRADUAÇÃO EM CIÊNCIA DA COMPUTAÇÃOpt_BR
dc.publisher.initialsUFCGpt_BR
dc.titlePré-posicionador de células em circuitos VLSI standard-cells.pt_BR
dc.date.issued1994-06-13-
dc.description.abstractThis work presents a pre-placement system of cells in standard-cells VLSI circuits, based on mincut technique of partitioning. This system was integrated into the automatic placement tool SCP of ALLIANCE package, that uses the simulated annealing technique, in order to develop a new form of placement, based on union of these two techniques: mincut in the pre-placement and simulated annealing in the effective placement of cells.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/3726-
dc.date.accessioned2019-05-08T16:11:17Z-
dc.date.available2019-05-08-
dc.date.available2019-05-08T16:11:17Z-
dc.typeDissertaçãopt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorLIMA JÚNIOR, Leônidas Francisco de.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativePre-positioner of cells in standard-cells VLSI circuits.pt_BR
dc.identifier.citationLIMA JÚNIOR, Leônidas Francisco de. Pré-posicionador de células em circuitos VLSI standard-cells. 1994. 123f. (Dissertação de Mestrado em Informática), Pós-Graduação em Informática, Centro de Ciências e Tecnologia, Universidade Federal da Paraíba, Campus II, Campina Grande - PB, 1994. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/3726pt_BR
Appears in Collections:Mestrado em Ciência da Computação.

Files in This Item:
File Description SizeFormat 
LEÔNIDAS FRANCISCO DE LIMA JÚNIOR - DISSERTAÇÃO PPGCC 1994.pdfLeônidas Francisco de Lima Júnior - Dissertação PPGCC 1994.14.7 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.