Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/3920
Title: Um circuito integrado para deteção de bordas com o operador de Roberts.
Other Titles: An integrated circuit for edge detection with the Roberts operator.
???metadata.dc.creator???: BARROS, Lírida Alves de.
???metadata.dc.contributor.advisor1???: GIOZZA, William Ferreira.
???metadata.dc.contributor.referee1???: BODINAUD, Jean Albert.
???metadata.dc.contributor.referee2???: ARAÚJO, Arnaldo de Albuquerque.
???metadata.dc.contributor.referee3???: CARVALHO, João Marques de.
Issue Date: May-1990
Publisher: Universidade Federal de Campina Grande
Citation: BARROS, Líria Alves de. Um circuito integrado para deteção de bordas com o operador de Roberts. 1990. 109f. (Dissertação de Mestrado em Engenharia Elétrica), Curso de Pós-Graduação em Engenharia Elétrica, Centro de Ciências e Tecnologia, Universidade Federal da Paraíba – Campus II - Campina Grande - PB - Brasil,1990.
???metadata.dc.description.resumo???: O desenvolvimento da competência para projeto e controle do processo de fabricação de circuitos integrados tem permitido a integração, em "ASICs" ( Circuitos Integrados de Aplicação Específica, de funções comumente usadas em processamento digital de imagens. Neste trabalho, são realizados estudos sobre técnicas de detecão de bordas e aspectos envolvidos no projeto de circuitos integrados. Uma arquitetura de circuito integrado "ASIC" para tarefas de deteção de bordas em tempo real com o operador de Roberts é proposta. A metodologia de projeto para o " ASIC " proposto ( célula padrão e divisão hierárquica) , bem como as simulações e a validação do circuito, obtidas com auxílio das ferramentas ALLIANCE e SOLO 1400, são apresentadas.
Abstract: Advances in VLSI technology have made attractive to implement image processing functions algorithms in Application Specific Integrated Circuits ( ASICs ). In this work, digital image edge detection techniques and aspects of integrated circuits design are studied. An architecture for real time implementation of the Roberts operator is proposed. CMOS technology, standard-cell methodology and hierarchical approach are used in the design. ALLIANCE and SOLO 1400 CAD tools were used to simulate and validatet he Robert's operator ASIC.
URI: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/3920
Appears in Collections:Mestrado em Engenharia Elétrica.

Files in This Item:
File Description SizeFormat 
LÍRIA ALVES DE BARROS - DISSERTAÇÃO PPGEE 1990.pdfLíria Alves de Barros - Dissertação PPGEE 19905.67 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.