Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/6505
Title: Projeto de um núcleo de conversão da interface PCI para interface OCP-IP™.
Other Titles: Design of a PCI interface to OCP-IP ™ interface conversion core.
???metadata.dc.creator???: SAMPAIO, Ricardo Brandão.
???metadata.dc.contributor.advisor1???: MELCHER, Elmar Uwe Kurt.
FREIRE, Raimundo Carlos Silvério.
???metadata.dc.contributor.referee1???: FECHINE, Joseana Macedo.
???metadata.dc.contributor.referee2???: LIMA, José Antonio Gomes de.
Keywords: Núcleo de Propriedade Intelectual - Projeto;interface PCI- NúIleo de Conversão;interface OCP-IP™;Conversão da Interface;Implementaçao em FPGA;Dispositivos SystemC™;FPGA FLEX 10KE;Intellectual Property Center - Project;PCI interface- Conversion Core;OCP-IP ™ interface;Interface Conversion;Implementation in FPGA;SystemC ™ Devices
Issue Date: 20-Feb-2004
Publisher: Universidade Federal de Campina Grande
Citation: SAMPAIO, Ricardo Brandão. Projeto de um núcleo de conversão da interface PCI para interface OCP-IP™. 2004. 150f. (Dissertação de Mestrado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba Brasil, 2004.
???metadata.dc.description.resumo???: Nesta dissertação se descreve todas as etapas necessárias ao desenvolvimento do projeto de um Núcleo de Propriedade Intelectual e como elaborar sua validação funcional, também se descreve todas as plataformas necessárias para a elaboração de cada etapa do projeto. Esse Núcleo projetado tem por função desempenhar o papel de conversão da interface do barramento local PCI, de largura de 32 bits e frequência 33 MHz, para uma interface cujo barramento faca uso do protocolo OCPIP ™ de mesma largura e frequência da interface do barramento PCI. Para desenvolvimento da Interface foi necessário elaborar uma unidade PCI Destino e uma unidade OCP™ Mestre. O projeto do Núcleo de Propriedade Intelectual foi totalmente realizado na linguagem de descrição de dispositivos SystemC™, bem como o ambiente de teste por simulação e a aplicação de dispositivo do usuário. A implementação do Núcleo foi especialmente desenvolvida para adaptar-se a dispositivo reconfigurável como a FPGA FLEX 10KE da empresa Altera que foi usada na etapa de prototipagem. Os resultados obtidos em ambiente de simulação e implementação satisfizeram as exigências inicias do projeto. Ao fim do projeto, na etapa de simulação, tinha-se respostas para os ciclos de leitura e escrita de configuração e ciclos de leitura e escrita na memoria no modo simples. Na etapa de implementação em FPGA, somente uma parte do código, o trecho referente aos ciclos de leitura e escrita nos registradores de configuração da PCI, foi implementado. Nessa fase de implementação, procurou-se atender a todos os requisitos de tempo exigidos pelo padrão PCI revisão 2.2.
Abstract: In this work we describes all the necessary stages to the development of design a Core of Intellectual Property (IP SoftCore) and how to elaborate your functional validation, also we describe all the necessary platforms for the elaboration of each stage of the project. That design Core has for function perform the conversion play of the interface of PCI local bus, of width of 32 bits and frequency 33 MHz, for a the interface whose the bus does use of the protocol OCP-IP™ of same width and frequency of the interface of PCI bus. For development of the Interface was necessary to elaborate a PCI Target unit and an unit OCP™ Master. The design of IP SoftCore was totally accomplished in the Hardware Description Language SystemC™, as well as the test environment for simulation and the device application of the user. The implementation of the Core was especially developed to adapt itself for device reconfiguration as FPGA FLEX 10KE of the company Altera that it was used in prototype stage. The results obtained in simulation environment were satisfactory, at the end of the project had itself answers for setup and cycles reading and writing cycles of reading and writing in the memory. The implementation stage was incomplete, only the setup environment was implemented in FPGA (reading and writing cycles in the setup configuration space).
Keywords: Núcleo de Propriedade Intelectual - Projeto
interface PCI- NúIleo de Conversão
interface OCP-IP™
Conversão da Interface
Implementaçao em FPGA
Dispositivos SystemC™
FPGA FLEX 10KE
Intellectual Property Center - Project
PCI interface- Conversion Core
OCP-IP ™ interface
Interface Conversion
Implementation in FPGA
SystemC ™ Devices
???metadata.dc.subject.cnpq???: Engenharia Elétrica
URI: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/6505
Appears in Collections:Mestrado em Engenharia Elétrica.

Files in This Item:
File Description SizeFormat 
RICARDO BRANDÃO SAMPAIO - DISSERTAÇÃO PPGEE 2004.pdfRicardo Brandão Sampaio - Dissertação PPGEE 20049.75 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.