DSpace/Manakin Repository

Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.

Mostrar registro simples

dc.creator.ID PRINTES, A. L. pt_BR
dc.creator.Lattes http://lattes.cnpq.br/8503216484310346 pt_BR
dc.contributor.advisor1 MELCHER, Elmar Uwe Kurt.
dc.contributor.advisor1 FREIRE, Raimundo Carlos Silvério.
dc.contributor.advisor1ID MELCHER, E. U. K. pt_BR
dc.contributor.advisor1ID FREIRE, R. C. S.
dc.contributor.advisor1Lattes http://lattes.cnpq.br/2995510206880397 pt_BR
dc.contributor.advisor1Lattes http://lattes.cnpq.br/4016576596215504
dc.contributor.referee1 CARVALHO, João Marques de.
dc.contributor.referee2 OLIVEIRA, Amauri.
dc.description.resumo Este trabalho descreve a implementação de parte de um sistema voltado a extração de objeto em imagens com fundo estático e não homogêneo em tempo real, capaz de suportar pequenas variações globais e locais de luminosidade. O sistema descrito, propõe uma implementação em hardware reconfigurável de um algoritmo para extração de objetos, que foi adaptado objetivando permitir uma implementação em hardware, com baixo custo e operação em tempo real, visando as aplicações do mercado de entretenimento. São apresentados resultados de simulações que validam a funcionalidade do algoritmo para as aplicações em questão. Neste trabalho também e apresentada a plataforma GP1P-01 (General Purpose Image Processor), concebida e implementada com o objetivo de atender aos requisitos mínimos de um sistema embarcado de prototipagem para aplicações em processamento de imagens em tempo real, necessário para o desenvolvimento do sistema proposto. pt_BR
dc.publisher.country Brasil pt_BR
dc.publisher.department Centro de Engenharia Elétrica e Informática - CEEI pt_BR
dc.publisher.program PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA pt_BR
dc.publisher.initials UFCG pt_BR
dc.subject.cnpq Engenharia Elétrica
dc.title Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo. pt_BR
dc.date.issued 2002-12-02
dc.description.abstract This thesis describes the implementation of part of a system, aimed at making the extraction of objects from images with static and non-homogeneous backgrounds in real time, capable of tolerating slight global and local brightness variations. This system proposes a re-configurable hardware implementation of a background subtraction algorithm, which was adapted in order to allow a low cost hardware implementation, and real time operation, to render it suitable for applications in the entertainment industry. Simulation results are presented, which validate the algorithm functionality for such applications. A GPEP-01 (General Purpose Image Processor) platform is also presented. This platform has been designed and implemented to achieve the minimum requirements of a prototyping embedded system for real time image processing applications, needed for development of the proposed system. pt_BR
dc.identifier.uri http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/10320
dc.date.accessioned 2019-12-18T17:56:17Z
dc.date.available 2019-12-18
dc.date.available 2019-12-18T17:56:17Z
dc.type Dissertação pt_BR
dc.subject Circuitos integrados
dc.subject ASIC
dc.subject Processamento de Imagem - Segmentação
dc.subject Extração de Objetos - Algoritmo
dc.subject Hardware Reconfigurável - Sistema
dc.subject Plataforma GP1P-01 (General Purpose Image Processor)
dc.subject Integrated Circuits
dc.subject Image Processing - Segmentation
dc.subject Object Extraction - Algorithm
dc.subject Reconfigurable Hardware - System
dc.subject Platform GP1P-01 (General Purpose Image Processor)
dc.rights Acesso Aberto pt_BR
dc.creator PRINTES, André Luiz.
dc.publisher Universidade Federal de Campina Grande pt_BR
dc.language por pt_BR
dc.title.alternative Integrated circuit for non-homogeneous background extraction of dynamic images in real time. pt_BR
dc.identifier.citation PRINTES, André Luiz. Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real. 2002. 102f. (Dissertação de Mestrado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba Brasil, 2002. pt_BR


Arquivos deste item

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples

Buscar DSpace


Busca avançada

Navegar

Minha conta