Repositorio Dspace/Manakin

Geração e execução automática de testes para programas de controladores lógicos programáveis para sistemas instrumentados de segurança.

Mostrar el registro sencillo del ítem

dc.creator.ID OLIVEIRA, K. V. pt_BR
dc.creator.Lattes http://lattes.cnpq.br/1121152162202880 pt_BR
dc.contributor.advisor1 PERKUSICH, Angelo.
dc.contributor.advisor1ID PERKUSICH, A. pt_BR
dc.contributor.advisor1Lattes http://lattes.cnpq.br/9439858291700830 pt_BR
dc.contributor.advisor2 SILVA, Leandro Dias da.
dc.contributor.referee1 ALMEIDA, Hyggo Oliveira de.
dc.contributor.referee2 GORGÔNIO , Kyller Costa.
dc.contributor.referee3 BARROSO, Giovanni Cordeiro.
dc.contributor.referee4 LIMA, Antonio Marcus Nogueira.
dc.description.resumo Sistemas Instrumentados de Segurança (SIS) são desenvolvidos para garantir a segurança operacional de sistemas industriais prevenindo a ocorrência de situações indesejadas quando da execução de procedimentos realizados automaticamente ou sob a interferência de operadores humanos. No contexto de SIS e fundamental garantir a confiança e a segurança no funcionamento, pois defeitos no hardware, no software ou ainda erros humanos podem ocasionar danos as instalações, aos seres humanos e ao meio ambiente. O objetivo neste trabalho e apresentar um método que aumente a confiança e a segurança em programas de Controladores Lógicos Programáveis (CLP) para SIS. Para tanto, geração e execução automática de casos de teste, que contemplam os estados das saídas e propriedades temporizadas do sistema, são utilizadas para avaliar se o programa do SIS esta em conformidade com sua especificação. Para este proposito, faremos uso de uma arquitetura com suporte a verificação dinâmica de programas de CLP para SIS, arquitetura Hardware in the loop (HIL). Alem disso, o formalismo de redes de automates temporizados em conjunto com diagramas de decisão binaria ordenados e reduzidos (ROBDD) são utilizados para gerar casos de teste não redundantes. Três estudos de caso são utilizados para avaliar o método proposto e os resultados confirmam a sua eficiência. pt_BR
dc.publisher.country Brasil pt_BR
dc.publisher.department Centro de Engenharia Elétrica e Informática - CEEI pt_BR
dc.publisher.program PÓS-GRADUAÇÃO EM CIÊNCIA DA COMPUTAÇÃO pt_BR
dc.publisher.initials UFCG pt_BR
dc.subject.cnpq Ciência da Computação
dc.title Geração e execução automática de testes para programas de controladores lógicos programáveis para sistemas instrumentados de segurança. pt_BR
dc.date.issued 2014-02
dc.description.abstract Safety Instrumented Systems (SIS) are designed to guarantee the industrial system safety preventing undesirable situations when executing procedures performed automatically or by human being. In the context of SIS, ensuring reliable and safe operation is vital because hardware and software faults or human error can cause damage to the plants, humans and the environment. The goal of this work is to present a method to increase reliability and safety in Programmable Logic Controllers (PLC) programs for SIS. Automatic generation and execution of test cases, which include the the system outputs and timer properties states, are used to evaluate whether the SIS program is in conformance to its specification. The Hardware in the loop (HIL) architecture, which supports the dynamic verification of PLC programs for SIS, is used here. Furthermore, timed automata networks together with reduced ordered binary decision diagrams (ROBDD) are used to generate non-redundant test cases. Three case studies are used to evaluate the proposed method and the results attest its efficiency. pt_BR
dc.identifier.uri http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/11955
dc.date.accessioned 2020-02-17T10:34:36Z
dc.date.available 2020-02-17
dc.date.available 2020-02-17T10:34:36Z
dc.type Tese pt_BR
dc.subject Sistemas Instrumentados de Segurança (SIS)
dc.subject Rede de Autômatos Temporizados
dc.subject Controladores Lógicos Programáveis (CLP)
dc.subject Arquitetura Hardware in the Loop (HIL)
dc.subject Sistema de Prevenção de Incêndio
dc.subject Redes de Computadores
dc.subject Instrumented Safety Systems (SIS)
dc.subject Timed Automation Network
dc.subject Programmable Logic Controllers (PLC)
dc.subject Hardware in the Loop (HIL) Architecture
dc.subject Fire Prevention System
dc.subject Computer Network
dc.rights Acesso Aberto pt_BR
dc.creator OLIVEIRA, Kézia de Vasconcelos.
dc.publisher Universidade Federal de Campina Grande pt_BR
dc.language por pt_BR
dc.title.alternative Automatic test generation and execution for programmable logic controller programs for instrumented safety systems. pt_BR
dc.identifier.citation OLIVEIRA, Kézia de Vasconcelos. Geração e execução automática de testes para programas de controladores lógicos programáveis para sistemas instrumentados de segurança. 2014. 140f. (Tese) Doutorado em Ciência da Computação, Programa de Pós-graduação em Ciência da Computação, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Campina Grande - Paraíba - Brasil, 2014. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/11955 pt_BR


Ficheros en el ítem

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem

Buscar en DSpace


Búsqueda avanzada

Listar

Mi cuenta