DSpace/Manakin Repository

DigiSeal - um estudo de caso para modelagem de transações temporais assíncronas na metodologia VeriSC.

Mostrar registro simples

dc.creator.ID ROCHA, A. K. O. pt_BR
dc.creator.Lattes http://lattes.cnpq.br/3554121354087381 pt_BR
dc.contributor.advisor1 MELCHER, Elmar Uwe Kurt.
dc.contributor.advisor1ID MELCHER, E. U. K. pt_BR
dc.contributor.advisor1Lattes http://lattes.cnpq.br/2995510206880397 pt_BR
dc.contributor.referee1 ARAÚJO, Joseana Macêdo Fechine Régis.
dc.contributor.referee2 QUEIROZ, José Eustáquio Rangel de.
dc.contributor.referee3 CARVALHO, João Marques de.
dc.description.resumo A necessidade de sistemas cada vez mais complexos é uma realidade em quase todas as áreas de aplicação da eletrônica. Os avanços recentes da microeletrônica possibilitam o surgimento de soluções inovadoras para diversos problemas do mundo moderno, devido à criação, em ritmo cada vez mais acelerado, de sistemas digitais de qualidade, sendo possível integrar dezenas de milhões de transistores em um único chip, com baixo custo operacional. Esses sistemas estão em constante evolução, impulsionada pelo desenvolvimento da indústria de semicondutores. Assim, há fortes pressões de mercado para a disponibilização de novos produtos com um número cada vez maior de funcionalidades. As implementações dos circuitos eletrônicos complexos necessitam da utilização de metodologias eficientes e automatizadas, que auxiliem na diminuição das falhas de projeto, a exemplo da metodologia de verificação funcional denominada VeriSC, que fornece testbenches e utiliza a biblioteca SCV (SystemC Verification Library), mas se restringe à verificação de circuitos digitais que processam transações temporais síncronas. O trabalho desenvolvido consiste na criação de um mecanismo de implementação de transações temporais, aplicada à metodologia de verificação funcional VeriSC, tornando-a uma metodologia de verificação eficiente também para circuitos digitais capazes de processar transações temporais assíncronas. pt_BR
dc.publisher.country Brasil pt_BR
dc.publisher.department Centro de Engenharia Elétrica e Informática - CEEI pt_BR
dc.publisher.program PÓS-GRADUAÇÃO EM CIÊNCIA DA COMPUTAÇÃO pt_BR
dc.publisher.initials UFCG pt_BR
dc.subject.cnpq Ciência da Computação. pt_BR
dc.title DigiSeal - um estudo de caso para modelagem de transações temporais assíncronas na metodologia VeriSC. pt_BR
dc.date.issued 2008-05-16
dc.description.abstract The necessity for more complex systems is a reality in almost all electronic application areas. Recent advances in microelectronics make possible the appearance of innovative solutions for several problems of the modern world, due to the creation in accelerated rhythm of quality digital systems, allowing the integration of tens of millions of transistors in a single chip with low operational cost. Those systems are in constant evolution promoted by the development of the semiconductors industry. Thus, there are strong pressures from the market to make new products available with an increasing number of functionalities. Implementations of complex electronic circuits must use of efficient and automated verification methodologies, which help in reducing design failures. In this context VeriSC, a functional verification methodology which provides testbenches and uses the SCV Library (SystemC Verification Library), but it is restricted to the digital circuit verification that has only synchronous time transactions. This work consists in creating a mechanism for the implementation of time transactions, applied to the VeriSC functional verification methodology, and in making it an efficient methodology for digital circuits capable of processing asynchronous time transactions. pt_BR
dc.identifier.uri http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1461
dc.date.accessioned 2018-08-15T15:44:40Z
dc.date.available 2018-08-15
dc.date.available 2018-08-15T15:44:40Z
dc.type Dissertação pt_BR
dc.subject Modelagem computacional pt_BR
dc.subject Transações temporais assíncronas pt_BR
dc.subject Metodologia VeriSC pt_BR
dc.subject Modelagem de transações temporais pt_BR
dc.subject Verificação funcional - metodologia pt_BR
dc.subject Asynchronous time transactions pt_BR
dc.subject Time transaction modeling pt_BR
dc.subject Functional verification - methodology pt_BR
dc.rights Acesso Aberto pt_BR
dc.creator ROCHA, Ana Karina de Oliveira.
dc.publisher Universidade Federal de Campina Grande pt_BR
dc.language por pt_BR
dc.title.alternative DigiSeal - a case study for modeling asynchronous temporal transactions in the VeriSC methodology. pt_BR
dc.identifier.citation ROCHA, Ana Karina de Oliveira. DigiSeal - um estudo de caso para modelagem de transações temporais assíncronas na metodologia VeriSC. 2008. 115f. (Dissertação de Mestrado em Ciência da Computação) Programa de Pós-graduação em Ciência da Computação, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2008. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1461 pt_BR


Arquivos deste item

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples

Buscar DSpace


Busca avançada

Navegar

Minha conta