DSpace/Manakin Repository

Circuito integrado para multiplicação em GF (24) utilizando portas de limiar linear.

Mostrar registro simples

dc.creator.ID LIMA FILHO, C. M. O. pt_BR
dc.creator.Lattes http://lattes.cnpq.br/9452863746808062 pt_BR
dc.contributor.advisor1 FREIRE, Raimundo Carlos Silvério.
dc.contributor.advisor1 ASSIS, Francisco Marcos de.
dc.contributor.advisor1ID FREIRE, R. C. S. pt_BR
dc.contributor.advisor1ID ASSIS, F. M.
dc.contributor.advisor1Lattes http://lattes.cnpq.br/4016576596215504 pt_BR
dc.contributor.advisor1Lattes http://lattes.cnpq.br/2368523362272656
dc.contributor.referee1 FONTGALLAND, Glauco.
dc.contributor.referee2 GURJÃO, Edmar Candeia.
dc.contributor.referee3 SOUZA, Antonio Augusto Lisboa de.
dc.description.resumo Esta dissertação descreve o desenvolvimento de um leiaute de uma nova arquitetura de multiplicador em corpos finitos baseada no multiplicador de Mastrovito. Tal arquitetura tem como unidades de processamento as portas de limiar linear, que é o elemento básico de uma rede neural discreta. As redes neurais discretas implementadas com portas de limiar linear permitem reduzir a complexidade de certos circuitos antes implementados com lógica tradicional (Portas AND, OR e NOT). Com isso, a idéia de estender o uso de portas de limiar linear em operações aritméticas em corpos finitos se torna bastante atraente. Assim, para comprovar de forma prática, a eficiência das portas de limiar linear, a arquitetura de um multiplicador em GF(24), proposta em (LIDIANO - 2000), foi implementada utilizando as ferramentas de desenho de leiaute de circuito integrado da Mentor Graphics®. Os resultados da simulação do leiaute do circuito integrado do multiplicador em GF(24) são apresentados. Os mesmos indicaram um desempenho abaixo do esperado, devido a complexidade espacial do multiplicador em GF(2n) com 4=n não ser suficiente para que as vantagens da implementação com portas de limiar linear sejam visualizada. pt_BR
dc.publisher.country Brasil pt_BR
dc.publisher.department Centro de Engenharia Elétrica e Informática - CEEI pt_BR
dc.publisher.program PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA pt_BR
dc.publisher.initials UFCG pt_BR
dc.subject.cnpq Engenharia Elétrica. pt_BR
dc.title Circuito integrado para multiplicação em GF (24) utilizando portas de limiar linear. pt_BR
dc.date.issued 2010-06-09
dc.description.abstract This dissertation describes the development of a layout of new multiplication architecture in Galois field based on the Mastrovito multiplier. The processing unit of this new architecture is a threshold logic gate, which is a basic element of a discrete neural network. The discrete neural network built with threshold logic gates allow reduce de complexity of a certain circuits once built using traditional boolean gates (AND, OR and NOT). Therewith, the idea of extending the advantages of the threshold logic gates for arithmetic operations in Galois field to become very attractive. Thus, to confirm into practice form, the advantages of the threshold logic gates, a multiplier architecture in GF(24), proposed in (LIDIANO - 2000), was implemented using the integrated circuit layout tools of Mentor Graphics®. The results from simulations of the layout of multiplier in GF(24) are presented. These results indicated a low performance, due to the space complexity of GF(2n) multiplier with n = 4 is not enough for show the advantages of the multiplier implementation with threshold logic gates. pt_BR
dc.identifier.uri http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1504
dc.date.accessioned 2018-08-20T19:33:13Z
dc.date.available 2018-08-20
dc.date.available 2018-08-20T19:33:13Z
dc.type Dissertação pt_BR
dc.subject Multiplicador de Mastrovito pt_BR
dc.subject Redes Neurais Discretas pt_BR
dc.subject Portas de Limiar Linear pt_BR
dc.subject Aritmética Modular com Polinômios pt_BR
dc.subject Polinômios sobre Corpos Finitos pt_BR
dc.subject Discrete Neural Networks pt_BR
dc.subject Linear Threshold Ports pt_BR
dc.subject Threshold Logic Gates pt_BR
dc.rights Acesso Aberto pt_BR
dc.creator LIMA FILHO, Cristóvão Mácio de Oliveira.
dc.publisher Universidade Federal de Campina Grande pt_BR
dc.language por pt_BR
dc.title.alternative Integrated circuit for GF multiplication (24) using linear threshold ports. pt_BR
dc.identifier.citation LIMA FILHO, Cristóvão Mácio de Oliveira. Circuito integrado para multiplicação em GF (24) utilizando portas de limiar linear. 2010. 81 f. (Dissertação de Mestrado em Engenharia Elétrica), Programa de Pós-graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2010. pt_BR


Arquivos deste item

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples

Buscar DSpace


Busca avançada

Navegar

Minha conta