Dépôt DSpace/Manakin

Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado.

Afficher la notice abrégée

dc.creator.ID COSTA, W. E. M. pt_BR
dc.creator.Lattes http://lattes.cnpq.br/0653277765333483 pt_BR
dc.contributor.advisor1 FREIRE, Raimundo Carlos Silvério.
dc.contributor.advisor1ID FREIRE,R. C. S. pt_BR
dc.contributor.advisor1Lattes http://lattes.cnpq.br/4016576596215504 pt_BR
dc.contributor.advisor2 SOUSA, Fernando Rangel de.
dc.contributor.advisor2ID SOUSA, F. R. pt_BR
dc.contributor.advisor2Lattes http://lattes.cnpq.br/9092018794878372 pt_BR
dc.description.resumo Este trabalho tem como objetivo apresentar subsídios para o desenvolvimento de um ADC (Conversor Analógico-Digital) de Dobramento (folding) de 8 bits utilizando circuitos a Capacitor Chaveado (SC). O conversor utiliza uma amostragem irregular do tipo "amostragem por cruzamento de níveis", que é uma amostragem não uniforme no temo para realizar as conversões, o que os circuitos internos do conversor só sejam acionados quando for necessário. Foram realizadas simulações com o conversor utilizando circuitos a capacitor chaveado e com o conversor utilizando resistores para comparar o desempenho do conversor de dobramento SC com um já existente. Por simulação utilizando a tecnologia de fabricação padrão 0,35 um (TSMC035), obteve-se do ADC de dobramento SC de 8 bits, uma relação sinal-ruído mais distorção (SNDR) de 45,8 dB, com um consumo de 4,9 mW, enquanto que o conversor de dobramento de 8 bits utilizando resistores obteve-se uma relação sinal-ruído mais distorção (SNDR) de 41,0 dB, com um consumo de 11,9mW. Foi realizado o projeto do leiaute do chip do ADC de dobramento SC, utilizando-se para isso as ferramentas computacionais da Cadence com a a tecnologia de fabricação padrão 0,18 um (CMRF7SF). Por simulação, obteve-se do conversor A/D de dobramento SC de 8 bits, uma relação sinal-ruído mais distorção (SNDR) de 44,67 dB, com um consumo de 7,23mW. Para concluir esta pesquisa foi montado em laboratório o circuito ADC de dobramento SC de três bits utilizando componentes discretos, o qual obteve um SNDR de 18,06 dB e um ENOB de 2,71 bits, enquanto que por simulação foi obtido um SNDR de 19,05 dB e um ENOB de 2,87 bits. pt_BR
dc.publisher.country Brasil pt_BR
dc.publisher.department Centro de Engenharia Elétrica e Informática - CEEI pt_BR
dc.publisher.program PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA pt_BR
dc.publisher.initials UFCG pt_BR
dc.subject.cnpq Engenharia Elétrica. pt_BR
dc.title Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. pt_BR
dc.date.issued 2015-03
dc.description.abstract This wor aims to contribute for the development of an 8 bits Folding Analog to Digital Converter using Switched Capacitor (SC) circuits. The converter uses a sampling irregular type "sampling crossing levels", which is a non-uniform sampling in time to perform the conversion, which causes the internal circuity of the converter are driven only when necessary. Simulations were conducted with the converter using switched capacitor circuits and the converter using resistors to compare the performance the folding SC converter with an existing one. By simulation, using manufacturing standard technology 0,35 um (TSMC035), we obtained the 8 bits folding SC converter, a signal-to-noise plus distortion (SNDR) of 45,8 dB, with a consumption of 4,9 mW, while the 8 bits folding converter using resistors obtained a signal-to-noise plus distortion (SNDR) of 41,0 dB, with a comsumption of 11,9 mW. Was conducted the design of the SC folding ADC chip layout, using for this computacional tools from Cadence with standard manufacturing technology 0,18 um (CMRF7SF). By simulation, converter was obtained A/D Folding 8-bit SC signal to noise ratio more distortion (SNDR) of 7,23 mW. To conclude this research was mounted in the laboratory the SC folding ADC circuikt with três bits using discrete components, which obtained an SNDR of 18,06 dB and a 2.71-bits ENOB, while in simulation was reached SNDR of 19.05 dB and an ENOB 2.87 bits. pt_BR
dc.identifier.uri http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18207
dc.date.accessioned 2021-04-20T17:07:47Z
dc.date.available 2021-04-19
dc.date.available 2021-04-20T17:07:47Z
dc.type Tese pt_BR
dc.subject Conversores analógicos digitais pt_BR
dc.subject Circuitos a capacitor chaveado pt_BR
dc.subject Conversão analógica-digital pt_BR
dc.subject Técnica de capacitores chaveados pt_BR
dc.subject Capacitor chaveado pt_BR
dc.subject Analog to digital converters pt_BR
dc.subject Switched capacitor circuits pt_BR
dc.subject Analog-to-digital conversion pt_BR
dc.subject Switching capacitor technique pt_BR
dc.subject Switched capacitor pt_BR
dc.rights Acesso Aberto pt_BR
dc.creator COSTA, Wendell Eduardo Moura.
dc.publisher Universidade Federal de Campina Grande pt_BR
dc.language por pt_BR
dc.title.alternative Analog-to-digital folding converter using switched capacitor circuits. pt_BR
dc.identifier.citation COSTA, Wendell Eduardo Moura. Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. 2015. 168f. Tese (Doutorado em Engenharia Elétrica) – Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande, Paraíba, Brasil, 2015. Disponível em: pt_BR


Fichier(s) constituant ce document

Ce document figure dans la(les) collection(s) suivante(s)

Afficher la notice abrégée

Chercher dans le dépôt


Recherche avancée

Parcourir

Mon compte