DSpace/Manakin Repository

Desenvolvimento de conversor A/D com topologia paralela.

Mostrar registro simples

dc.creator.ID FETTER, G. C. pt_BR
dc.creator.Lattes http://lattes.cnpq.br/9587250527610290 pt_BR
dc.contributor.advisor1 FREIRE, Raimundo Carlos Silvério.
dc.contributor.advisor1ID FREIRE, R. C. S. pt_BR
dc.contributor.advisor1Lattes http://lattes.cnpq.br/4016576596215504 pt_BR
dc.description.resumo Com a crescente demanda por conversores A/D (analógico/digital) mais rápidos, este trabalho visa descrever as etapas de desenvolvimento de um conversor A/D com topologia paralela, que apresenta velocidade de conversão elevada e seu maior fator limitante (dimensão do circuito integrado) diminui a cada nova geração de tecnologia de fabricação de circuitos integrados. O conversor foi desenvolvido em tecnologia 180nm e possui três bits de saída. As etapas de desenvolvimento deste trabalho se resumem à elaboração de um esquema elétrico base a partir de componentes discretos; conversão dos componentes discretos em circuitos em nível de transistores (validando os mesmos através de simulações) e desenvolvimento de um conversor A/D em circuito integrado, apresentando os resultados obtidos na simulação. O conversor elaborado foi capaz de converter valores de tensões analógicas aplicados na entrada para valores binários nas saídas. pt_BR
dc.publisher.country Brasil pt_BR
dc.publisher.department Centro de Engenharia Elétrica e Informática - CEEI pt_BR
dc.publisher.initials UFCG pt_BR
dc.subject.cnpq Engenharia Elétrica. pt_BR
dc.title Desenvolvimento de conversor A/D com topologia paralela. pt_BR
dc.date.issued 2015
dc.description.abstract With the growing demand for faster A/D converters ( analog / digital), this paper aims to describe the development stages of an A/D converter with flash topology, which has high conversion speed and its most limiting factor (size of the integrated circuit) decreases with each new generation of integrated circuit manufacturing technology. The converter is designed in 180nm technology and has an output with three bits. Development stages of this work are summarized to the preparation of a basic electric diagram from discrete components; reconstruct those discrete components in transistorslevel circuits (validating them through simulations) and development of an A/D converter in integrated circuit, presenting the results obtained in the simulation. The developed converter was capable of converting the analog voltage values applied to the input to the outputs binary values. pt_BR
dc.identifier.uri http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18518
dc.date.accessioned 2021-05-03T17:54:16Z
dc.date.available 2021-05-03
dc.date.available 2021-05-03T17:54:16Z
dc.type Trabalho de Conclusão de Curso pt_BR
dc.subject Conversor A/D - desenvolvimento pt_BR
dc.subject Topologia paralela pt_BR
dc.subject Conversores analógico digitais pt_BR
dc.subject Circuito integrado pt_BR
dc.subject Esquema elétrico - conversor A/D pt_BR
dc.subject Simulação - conversores A/D pt_BR
dc.subject A / D Converter - Development pt_BR
dc.subject Parallel topology pt_BR
dc.subject Analog to digital converters pt_BR
dc.subject Integrated circuit pt_BR
dc.subject Wiring diagram - A / D converter pt_BR
dc.subject Simulation - A / D converters pt_BR
dc.rights Acesso Aberto pt_BR
dc.creator FETTER, Gustavo da Cás.
dc.publisher Universidade Federal de Campina Grande pt_BR
dc.language por pt_BR
dc.title.alternative Development of A / D converter with parallel topology. pt_BR
dc.identifier.citation FETTER, Gustavo da Cás. Desenvolvimento de conversor A/D com topologia paralela. 2015. 38f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2015. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18518 pt_BR


Arquivos deste item

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples

Buscar DSpace


Busca avançada

Navegar

Minha conta