DSpace/Manakin Repository

Implementação em hardware de um algoritmo de transformada rápida inteira de Fourier para aplicações de baixa potência.

Mostrar registro simples

dc.creator.ID OLIVEIRA, T. M. pt_BR
dc.creator.Lattes http://lattes.cnpq.br/7493863337729267 pt_BR
dc.contributor.advisor1 MORAIS, Marcos Ricardo Alcântara.
dc.contributor.advisor1ID MORAIS, M. R. A. pt_BR
dc.contributor.advisor1Lattes http://lattes.cnpq.br/6425114303423453 pt_BR
dc.contributor.referee1 SANTOS JÚNIOR, Gutemberg Gonçalves dos.
dc.description.resumo A Transformada de Fourier Discreta é uma das operações mais fundamentais em chips no âmbito de processamento digital de sinais na atualidade, sendo crescente a necessidade de dispositivos mais rápidos, menores e de baixo consumo. Nesse sentido, esse trabalho tem por objetivo desenvolver o front-end de um bloco de Transformada Rápida de Fourier Inteira utilizando técnicas de baixo consumo de potência. Para isso, foram tidos como base os trabalhos de Soontorn Oraintara acerca da transformada inteira de Fourier (IntFFT), os fundamentos da transformada de Fourier de tempo discreto de Allan V. Oppenheim e as implementações dos algoritmos de FFT (Fast Fourier Transform) de Uwe Meyer-Baese. A metodologia utilizada segue o fluxo de desenvolvimento de ASIC (Application Specific Integrated Circuits), englobando as etapas de especificação, modelagem, projeto do circuito digital e síntese lógica. Como resultado, foi possível a obtenção de uma netlist, a partir da síntese lógica de uma transformada de 8 pontos, utilizando o algoritmo split-radix, sendo elencadas métricas de área, consumo e performance do bloco em questão. O projeto proposto pode ser adaptado e utilizado para geração de transformadas maiores devido suas decisões arquiteturais de portabilidade e reúso. pt_BR
dc.publisher.country Brasil pt_BR
dc.publisher.department Centro de Engenharia Elétrica e Informática - CEEI pt_BR
dc.publisher.initials UFCG pt_BR
dc.subject.cnpq Engenharia Elétrica. pt_BR
dc.title Implementação em hardware de um algoritmo de transformada rápida inteira de Fourier para aplicações de baixa potência. pt_BR
dc.date.issued 2019-12
dc.description.abstract The Discrete Fourier Transform is one of the most fundamental operations presents in digital signal processing chips today, with a growing need for faster, smaller, low-power devices. In this sense, this work aims to develop the front end of an Integer Fourier Fast Transform block using power-aware techniques. To this end, Soontorn Oraintara’s work on the Integer Fast Fourier Transform (IntFFT), the fundamentals of the discrete-time Fourier transform of Allan V. Oppenheim, and the Fast Fourier Transform algorithms implementation of Uwe Meyer-Baese. The methodology used follows the ASIC (Application Specific Intregrated Circuits) development flow encompassing the specification, modeling, digital circuit design and logic synthesis steps. As a result, it was possible to obtain a netlist from the logical synthesis of a 8 point IntFFT, using the split-radix algorithm being reported the area, power and performance of the referred block. The proposed design can be adapted and used to generate larger transforms due to its architectural decisions of portability and reuse. pt_BR
dc.identifier.uri http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19096
dc.date.accessioned 2021-05-27T20:31:04Z
dc.date.available 2021-05-27
dc.date.available 2021-05-27T20:31:04Z
dc.type Trabalho de Conclusão de Curso pt_BR
dc.subject Transformada rápida inteira de Fourier pt_BR
dc.subject Transformada de Fourier pt_BR
dc.subject Algoritmo de transformada de Fourier pt_BR
dc.subject Síntese lógica pt_BR
dc.subject Split-radix pt_BR
dc.subject Application Specific Integrated Circuits - ASIC pt_BR
dc.subject ASIC - Application Specific Integrated Circuits pt_BR
dc.subject Algoritmo de Cooley-Tukey pt_BR
dc.subject Algoritmo de FFT split-radix pt_BR
dc.subject Whole fast Fourier transform pt_BR
dc.subject Fourier transform pt_BR
dc.subject Fourier transform algorithm pt_BR
dc.subject Logical synthesis pt_BR
dc.subject Cooley-Tukey algorithm pt_BR
dc.subject Split-radix FFT algorithm pt_BR
dc.rights Acesso Aberto pt_BR
dc.creator OLIVEIRA, Thiago Morais de.
dc.publisher Universidade Federal de Campina Grande pt_BR
dc.language por pt_BR
dc.title.alternative Hardware implementation of an integer fast Fourier transform algorithm for low power applications. pt_BR
dc.identifier.citation OLIVEIRA, Thiago Morais de. Implementação em hardware de um algoritmo de transformada rápida inteira de Fourier para aplicações de baixa potência. 2019. 73f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19096 pt_BR


Arquivos deste item

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples

Buscar DSpace


Busca avançada

Navegar

Minha conta