DSpace/Manakin Repository

Validação de uma medida de cobertura para a qualificação funcional de circuitos integrados analógicos e mistos utilizando SystemC-AMS.

Mostrar registro simples

dc.creator.ID ARAÚJO, D. B. pt_BR
dc.creator.Lattes http://lattes.cnpq.br/4533756082631526 pt_BR
dc.contributor.advisor1 FREIRE, Raimundo Carlos Silvério.
dc.contributor.advisor1ID FREIRE, R. C. S. pt_BR
dc.contributor.advisor1Lattes http://lattes.cnpq.br/4016576596215504 pt_BR
dc.contributor.referee1 SOUZA FILHO, Eurico Bezerra de.
dc.description.resumo Este estágio se encaixa no contexto da verificação de sistemas analógicos e mistos. Ele visa, particularmente, o problema do EVM nos sistemas de comunicação e estuda o impacto da cobertura dos parâmetros do sistema sobre o EVM. A implementação e a aplicação de estímulos necessários para se assegurar a cobertura dos parâmetros foram feitas pela criação de um sistema autônomo de simulação. A análise do impacto da cobertura dos parâmetros em relação ao valor máximo do EVM foi verificado, gerando estímulos apropriados os quais foram aplicados no sistema com o intuito de diminuir o tempo de teste o qual ele é submetido. pt_BR
dc.publisher.country Brasil pt_BR
dc.publisher.department Centro de Engenharia Elétrica e Informática - CEEI pt_BR
dc.publisher.initials UFCG pt_BR
dc.subject.cnpq Engenharia Elétrica. pt_BR
dc.title Validação de uma medida de cobertura para a qualificação funcional de circuitos integrados analógicos e mistos utilizando SystemC-AMS. pt_BR
dc.date.issued 2010-07
dc.description.abstract Looking through the test of Analog and Mixed systems, especially for the EVM problematic, it was necessary studying the correlation between the system parameters coverage and the EVM. The implementation and the application of stimuli have been done for the creation of an autonomic sys- tem. This system stops the simulation when EVM does not increase. The impact analysis of the parameters coverage in relation with the maximum value of the EVM was made. It’s allowing that suitable stimuli for the system test would be applied, decreasing the production time. pt_BR
dc.identifier.uri http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19251
dc.date.accessioned 2021-06-04T20:07:35Z
dc.date.available 2021-06-04
dc.date.available 2021-06-04T20:07:35Z
dc.type Trabalho de Conclusão de Curso pt_BR
dc.subject Estágio em Engenharia Elétrica pt_BR
dc.subject SystemC-AMS pt_BR
dc.subject Verificação funcional pt_BR
dc.subject Error Vector Magnitude - EVM pt_BR
dc.subject Problema de EVM pt_BR
dc.subject Circuitos integrados pt_BR
dc.subject Sistemas analógicos mistos - simulação pt_BR
dc.subject Modulador QAM pt_BR
dc.subject Verificação de sistemas de comunicação pt_BR
dc.subject Internship in Electrical Engineering pt_BR
dc.subject SystemC-AMS pt_BR
dc.subject Functional verification pt_BR
dc.subject Error Vector Magnitude - EVM pt_BR
dc.subject EVM problem pt_BR
dc.subject Integrated circuits pt_BR
dc.subject Mixed Analog Systems - Simulation pt_BR
dc.subject QAM Modulator pt_BR
dc.subject Verification of communication systems pt_BR
dc.rights Acesso Aberto pt_BR
dc.creator ARAÚJO, Diego Buriti.
dc.publisher Universidade Federal de Campina Grande pt_BR
dc.language por pt_BR
dc.title.alternative Validation of a coverage measure for the functional qualification of analog and mixed integrated circuits using SystemC-AMS. pt_BR
dc.identifier.citation ARAÚJO, Diego Buriti. Validação de uma medida de cobertura para a qualificação funcional de circuitos integrados analógicos e mistos utilizando SystemC-AMS. 2010. 33f. (Relatório de Estágio Integrado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2010. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19251 pt_BR


Arquivos deste item

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples

Buscar DSpace


Busca avançada

Navegar

Minha conta