dc.creator.ID |
BORGES, L. S. |
pt_BR |
dc.contributor.advisor1 |
SANTOS, João Batista Morais dos. |
|
dc.contributor.advisor1ID |
SANTOS, J. B. M. |
pt_BR |
dc.contributor.advisor1Lattes |
http://lattes.cnpq.br/4011086761146410 |
pt_BR |
dc.contributor.referee1 |
SILVA, Jaidilson Jó da. |
|
dc.contributor.referee1ID |
SILVA, J. J. |
pt_BR |
dc.description.resumo |
Neste relatório de estágio integrado estão descritas, de forma sucinta, as atividades
desenvolvidas, assim como as experiências e aprendizados adquiridos durante o
período na INTEREST Engenharia.
Devido à necessidade de proteger cada vez mais as linhas de transmissão contra
defeitos, faz-se necessário o uso de equipamentos cada vez mais modernos e autônomos,
capazes de tomarem decisões corretamente o mais rápido possível. Nesse contexto,
a modernização dos sistemas associados a essas tarefas vem sendo uma atividade
posta em prática pelas concessionárias de transmissão e distribuição de energia
elétrica. No caso mais específico do nordeste, a CHESF vem atualizando, através do
retrofit, o sistema de proteção de suas subestações de transmissão.
As atividades desempenhas pelo estagiário foram todas relacionadas aos projetos
e à execução da troca das proteções de 28 terminais de linha de 500kV e 27 terminais
de linha de 230kV da CHESF. |
pt_BR |
dc.publisher.country |
Brasil |
pt_BR |
dc.publisher.department |
Centro de Engenharia Elétrica e Informática - CEEI |
pt_BR |
dc.publisher.initials |
UFCG |
pt_BR |
dc.subject.cnpq |
Engenharia Elétrica. |
pt_BR |
dc.title |
Relatório de estágio integrado. |
pt_BR |
dc.date.issued |
2014-05 |
|
dc.identifier.uri |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19703 |
|
dc.date.accessioned |
2021-06-29T19:11:08Z |
|
dc.date.available |
2021-06-29 |
|
dc.date.available |
2021-06-29T19:11:08Z |
|
dc.type |
Trabalho de Conclusão de Curso |
pt_BR |
dc.subject |
Estágio em Engenharia Elétrica |
pt_BR |
dc.subject |
Interest Engenharia LTDA |
pt_BR |
dc.subject |
Relés digitais |
pt_BR |
dc.subject |
Diagramas lógicos |
pt_BR |
dc.subject |
Desenhos funcionais |
pt_BR |
dc.subject |
Software AcSELerator QuickSet |
pt_BR |
dc.subject |
Caixa de testes Omicron 356 |
pt_BR |
dc.subject |
Inspeção de painéis |
pt_BR |
dc.subject |
Internship in Electrical Engineering |
pt_BR |
dc.subject |
Interest Engenharia LTDA |
pt_BR |
dc.subject |
Digital relays |
pt_BR |
dc.subject |
Logic diagrams |
pt_BR |
dc.subject |
Functional drawings |
pt_BR |
dc.subject |
AcSELerator QuickSet Software |
pt_BR |
dc.subject |
Omicron 356 Test Box |
pt_BR |
dc.subject |
Panel inspection |
pt_BR |
dc.rights |
Acesso Aberto |
pt_BR |
dc.creator |
BORGES, Lucas de Souza. |
|
dc.publisher |
Universidade Federal de Campina Grande |
pt_BR |
dc.language |
por |
pt_BR |
dc.title.alternative |
Integrated internship report. |
pt_BR |
dc.identifier.citation |
BORGES, Lucas de Souza. Relatório de estágio integrado. 2014. 30f. (Relatório de Estágio Integrado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2014. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19703 |
pt_BR |