Mostrar el registro sencillo del ítem
dc.creator.ID | PAIXÃO, L. L. | pt_BR |
dc.creator.Lattes | http://lattes.cnpq.br/7163167819952375 | pt_BR |
dc.contributor.advisor1 | MORAIS, Marcos Ricardo Alcântara. | |
dc.contributor.advisor1ID | MORAIS, M. R. A. | pt_BR |
dc.contributor.advisor1Lattes | http://lattes.cnpq.br/6425114303423453 | pt_BR |
dc.contributor.referee1 | LIMA, Antônio Marcus Nogueira. | |
dc.contributor.referee1ID | LIMA, A. M. N. | pt_BR |
dc.description.resumo | Este relatório consiste em uma descrição das atividades de estágio realizadas no Brazil Semiconductor Technological Center - BSTC, centro de pesquisa, desenvolvimento e inovação da Freescale Semicondutores em Campinas - SP. Durante aproximadamente 8 meses, tarefas no segmento da microeletrônica (projeto de circuito integrado) foram desempenhadas, envolvendo o treinamento em linguagens e em procedimentos de verificação de IP digital, a elaboração de modelos de circuitos digitais, a implementação de testes funcionais e testbench, de modo geral. Todas relacionadas a eTPU, um co-processador capaz de realizar tarefas complexas de temporização e gerenciamento de Entrada/Saída, bastante utilizado na indústria automotiva para controle de motor. | pt_BR |
dc.publisher.country | Brasil | pt_BR |
dc.publisher.department | Centro de Engenharia Elétrica e Informática - CEEI | pt_BR |
dc.publisher.initials | UFCG | pt_BR |
dc.subject.cnpq | Engenharia Elétrica. | pt_BR |
dc.title | Relatório de estágio: verificação de IP digital - freescale semicondutores | pt_BR |
dc.date.issued | 2015-02 | |
dc.identifier.uri | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19810 | |
dc.date.accessioned | 2021-07-05T16:54:14Z | |
dc.date.available | 2021-07-05 | |
dc.date.available | 2021-07-05T16:54:14Z | |
dc.type | Trabalho de Conclusão de Curso | pt_BR |
dc.subject | Estágio em Engenharia Elétrica | pt_BR |
dc.subject | Brazil Semiconductor Technological Center - BSTC | pt_BR |
dc.subject | BSTC - Brazil Semiconductor Technological Center | pt_BR |
dc.subject | Freescale | pt_BR |
dc.subject | Verificação de IP digital | pt_BR |
dc.subject | Enhanced Time Processing Unit - eTPU | pt_BR |
dc.subject | eTPU - Enhanced Time Processing Unit | pt_BR |
dc.subject | Internship in Electrical Engineering | pt_BR |
dc.subject | Brazil Semiconductor Technological Center - BSTC | pt_BR |
dc.subject | BSTC - Brazil Semiconductor Technological Center | pt_BR |
dc.subject | Digital IP Verification | pt_BR |
dc.subject | Enhanced Time Processing Unit - eTPU | pt_BR |
dc.subject | eTPU - Enhanced Time Processing Unit | pt_BR |
dc.rights | Acesso Aberto | pt_BR |
dc.creator | PAIXÃO, Lucas Lacerda. | |
dc.publisher | Universidade Federal de Campina Grande | pt_BR |
dc.language | por | pt_BR |
dc.title.alternative | Internship Report: Digital IP Verification - Freescale Semiconductors | pt_BR |
dc.identifier.citation | PAIXÃO, Lucas Lacerda. Relatório de estágio: verificação de IP digital - freescale semicondutores. 2015. 22f. (Relatório de Estágio Integrado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2015. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19810 | pt_BR |