dc.creator.ID |
ALENCAR, A. V. |
pt_BR |
dc.creator.Lattes |
http://lattes.cnpq.br/0848199094249449 |
pt_BR |
dc.contributor.advisor1 |
MORAIS, Marcos Ricardo Alcântara. |
|
dc.contributor.advisor1ID |
MORAIS, M. R. A. |
pt_BR |
dc.contributor.advisor1Lattes |
http://lattes.cnpq.br/6425114303423453 |
pt_BR |
dc.contributor.referee1 |
SANTOS JÚNIOR, Gutemberg Gonçalves dos. |
|
dc.description.resumo |
Com o avanço da tecnologia e o limite físico que pode alcançar o tamanho dos
transistores dentro de um chip, a lei de Moore começa a sofrer uma diminuição e a
busca por outras formas de desempenho voltam a ter mais força. Neste cenário, temos
o coprocessador vetorial, que pode ser utilizado em conjunto com um processador
para aumentar a capacidade de processamento, com uma boa efficiência energética. |
pt_BR |
dc.publisher.country |
Brasil |
pt_BR |
dc.publisher.department |
Centro de Engenharia Elétrica e Informática - CEEI |
pt_BR |
dc.publisher.initials |
UFCG |
pt_BR |
dc.subject.cnpq |
Engenharia Elétrica. |
pt_BR |
dc.title |
Relatório de estágio. |
pt_BR |
dc.date.issued |
2019-12 |
|
dc.description.abstract |
With the advance of technology and the physical limit of transistor can reach, the
Moore law start to lose the growth and researchs for another form of perfomance
back with strength. In this scenario, we have the vector processor, which can be used
together with a processor to improve the processing capacity, with a good energy
effiency. |
pt_BR |
dc.identifier.uri |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20699 |
|
dc.date.accessioned |
2021-08-19T17:58:47Z |
|
dc.date.available |
2021-08-19 |
|
dc.date.available |
2021-08-19T17:58:47Z |
|
dc.type |
Trabalho de Conclusão de Curso |
pt_BR |
dc.subject |
Estágio em Engenharia Elétrica |
pt_BR |
dc.subject |
Embedded Lab - UFCG |
pt_BR |
dc.subject |
Laboratório do Embedded XMEN - UFCG |
pt_BR |
dc.subject |
Lei de Moore |
pt_BR |
dc.subject |
Nanotecnologia |
pt_BR |
dc.subject |
Coprocessador vetorial |
pt_BR |
dc.subject |
RISCV |
pt_BR |
dc.subject |
Arquiteturas vetoriais |
pt_BR |
dc.subject |
Microarquiteturas vetoriais |
pt_BR |
dc.subject |
Internship in Electrical Engineering |
pt_BR |
dc.subject |
Embedded XMEN Laboratory - UFCG |
pt_BR |
dc.subject |
Moore's Law |
pt_BR |
dc.subject |
Nanotechnology |
pt_BR |
dc.subject |
Vector coprocessor |
pt_BR |
dc.subject |
Vector architectures |
pt_BR |
dc.subject |
Vector microarchitectures |
pt_BR |
dc.rights |
Acesso Aberto |
pt_BR |
dc.creator |
ALENCAR, Allender Vilar de. |
|
dc.publisher |
Universidade Federal de Campina Grande |
pt_BR |
dc.language |
por |
pt_BR |
dc.title.alternative |
Internship report. |
pt_BR |
dc.identifier.citation |
ALENCAR, Allender Vilar de. Relatório de estágio. 2019. 43f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20699 |
pt_BR |