Mostrar registro simples

dc.creator.ID OLIVEIRA, T. M. pt_BR
dc.creator.Lattes http://lattes.cnpq.br/7493863337729267 pt_BR
dc.contributor.advisor1 MORAIS, Marcos Ricardo Alcântara.
dc.contributor.advisor1ID MORAIS, M. R. A. pt_BR
dc.contributor.advisor1Lattes http://lattes.cnpq.br/6425114303423453 pt_BR
dc.contributor.referee1 SANTOS JÚNIOR, Gutemberg Gonçalves dos.
dc.contributor.referee1ID SANTOS JÚNIOR, G. G. pt_BR
dc.description.resumo Este relatório apresenta as atividades realizadas pelo aluno graduando Thiago Morais de Oliveira durante o período de estágio supervisionado exercido no Laboratório Embedded, localizado no Departamento de Engenharia Elétrica da Universidade Federal de Campina Grande. Os trabalhos tiveram como objetivo principal integrar IPs utilizando o padrão IP-XACT através a ferramenta Kactus2, possibilitando o reúso e modularização das instâncias. Para isso, foram feitas pesquisas bibliográficas acerca padrão IEEE 1685 assim como implementações e experimentos com o software escolhido. Além da geração de um componente através da HDL, a realização dos testes envolveu a implementação de um protocolo de comunicação SPI e a integração dos componentes básicos de uma CPU. A metodologia de integração da ferramenta foi capaz de gerar um verilog sintetizável das instâncias corretamente, segundo os esquemas XML dos componentes. pt_BR
dc.publisher.country Brasil pt_BR
dc.publisher.department Centro de Engenharia Elétrica e Informática - CEEI pt_BR
dc.publisher.initials UFCG pt_BR
dc.subject.cnpq Engenharia Elétrica. pt_BR
dc.title Laboratório EMBEDDED. pt_BR
dc.date.issued 2019-12
dc.description.abstract This report presents the activities performed by the student Thiago Morais de Oliveira during the supervised internship at the Embedded Laboratory, located in the Department of Electrical Engineering of the Federal University of Campina Grande. The main objective of the works was IP integration using the IP-XACT standard through the Kactus2 tool, enabling the instances reuse and modularization. To this end, we conducted bibliographic research on the IEEE 1685 standard as well as implementations and experiments with the chosen software. In addition to the generation of a component through HDL, the tests involved implementing an SPI communication protocol and a CPU basic components integrating. The tool integration methodology was able to generate a synthesizable verilog of the instances correctly, according to the XML schemas of the components. pt_BR
dc.identifier.uri http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20865
dc.date.accessioned 2021-08-26T19:24:58Z
dc.date.available 2021-08-26
dc.date.available 2021-08-26T19:24:58Z
dc.type Trabalho de Conclusão de Curso pt_BR
dc.subject Estágio em Engenharia Elétrica pt_BR
dc.subject Laboratório EMBEDDED - UFCG pt_BR
dc.subject Laboratório de Sistemas embarcados e Computação Pervasiva - UFCG pt_BR
dc.subject IP-XACT pt_BR
dc.subject Integração de Ips pt_BR
dc.subject Protocolo SPI pt_BR
dc.subject Kactus2 pt_BR
dc.subject Laboratório X-MEN pt_BR
dc.subject Internship in Electrical Engineering pt_BR
dc.subject EMBEDDED Laboratory - UFCG pt_BR
dc.subject Laboratory of Embedded Systems and Pervasive Computing - UFCG pt_BR
dc.subject Ips Integration pt_BR
dc.subject SPI Protocol pt_BR
dc.subject X-MEN laboratory pt_BR
dc.rights Acesso Aberto pt_BR
dc.creator OLIVEIRA, Thiago Morais de.
dc.publisher Universidade Federal de Campina Grande pt_BR
dc.language por pt_BR
dc.title.alternative EMBEDDED laboratory. pt_BR
dc.identifier.citation OLIVEIRA, Thiago Morais de. Laboratório EMBEDDED. 2019. 50f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20865 pt_BR


Arquivos deste item

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples

Buscar DSpace


Busca avançada

Navegar

Minha conta